Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
то и кик.doc
Скачиваний:
2
Добавлен:
01.05.2025
Размер:
300.03 Кб
Скачать

16. Современная оперативная память – ddr2, ddr3.

Память DDR (Double Data Rate — двойная скорость передачи данных) — это еще более усовершенствованный стандарт SDRAM, при использовании которого скорость передачи данных удваивается. Это достигается не за счет удвоения тактовой частоты, а за счет передачи данных дважды за один цикл: первый раз в начале цикла, а второй — в конце. Именно благодаря этому и удваивается скорость передачи (причем используются те же самые частоты и синхронизирующие сигналы).

Память DDR2 является наследницей DDR и в настоящее время является доминирующим типом памяти для настольных компьютеров, серверов и рабочих станций. DDR2 рассчитана на работу на более высоких частотах, чем DDR, характеризуется меньшим энергопотреблением

DDR2 используются 240-контактные планки, тогда как для DDR - 184-контактные. Сегодня наиболее распространена память, работающая на частоте 333 МГц и 400 МГц, и обозначаемая как DDR2-667 (РС2-5400/5300) и DDR2-800 (РС2-6400) соответственно.

DDR3 – это новейший этап развития памяти типа DDR SDRAM. Первые модули памяти DDR3 были выпущены компанией Infineon в июле 2005.

От модулей DDR2 новые модули отличаются более высокой скоростью передачи данных и меньшим энергопотреблением. Скорость передачи данных устройств памяти DDR3 будет достигать 1600 Мбит в секунду. Напряжение питания снижено до 1.5 вольт. У устройств DDR2 этот показатель составляет 1.8 вольт.

17. Флэш-память: конструктивное исполнение, параметры.

Флеш-память (англ. Flash-Memory) — разновидность твердотельной полупроводниковой энергонезависимой перезаписываемой памяти.

Флеш-память не содержит подвижных частей, так что, в отличие от жёстких дисков, более надёжна и компактна. Недостатком, по сравнению с жёсткими дисками, является большая цена при меньшем объёме.

Конструктивное исполнение:

Флеш-память хранит информацию в массиве транзисторов с плавающим затвором, называемых ячейками (англ. cell). В традиционных устройствах с одноуровневыми ячейками (англ. single-level cell, SLC), каждая из них может хранить только один бит. Некоторые новые устройства с многоуровневыми ячейками (англ. multi-level cell, MLC) могут хранить больше одного бита, используя разный уровень электрического заряда на плавающем затворе транзистора.

Параметры:

- Объем

- Скорость чтения/записи

-(кол-во циклов перезаписи)

18. Внутренние шины – процессорная шина: назначение, характеристики, архитектура шины мп Athlon 64, Intel

Компьютерная шина служит для передачи данных между отдельными функциональными блоками компьютера и представляет собой совокупность сигнальных линий, которые имеют определенные электрические характеристики и протоколы передачи информации.

Шины отличаются разрядностью, способом передачи сигнала (последовательные или параллельные), пропускной способностью, количеством и типами поддерживаемых устройств, протоколом работы, назначением (внутренняя, интерфейсная).

процессорная шина служит каналом связи между процессором и всеми остальными устройствами в компьютере: памятью, видеокартой, жёстким диском и так далее

Основные характеристики: частота тактирования, ширина шины.

см рис "архитектуры"

Шина HyperTransport (HT) — это двунаправленная последовательно/параллельная компьютерная шина, с высокой пропускной способностью и малыми задержками. HyperTransport работает на частотах от 200 МГц до 3,2 ГГц и использует DDR

Шина HyperTransport основана на передаче пакетов. Каждый пакет состоит из 32 разрядных слов, вне зависимости от физической ширины шины (количества информационных линий).

2001 800 МГц 32 бит 12,8 ГБ/c

2002 800 МГц 32 бит 12,8 ГБ/c

2004 1,4 ГГц 32 бит 22,4 ГБ/c

2006 2,6 ГГц 32 бит 41,6 ГБ/c

2008 3,2 ГГц 32 бит 51,6 ГБ/c

QPB

Используемая Intel в настоящее время эволюция FSB – QPB, или Quad-Pumped Bus, способна передавать четыре блока данных за такт и два адреса за такт! То есть за каждый такт синхронизации шины по ней может быть передана команда либо четыре порции данных (напомним, что шина FSB–QPB имеет ширину 64 бит, то есть за такт может быть передано до 4х64=256 бит, или 32 байт данных). Итого, скажем, для частоты FSB, равной 200 МГц, эффективная частота передачи адреса для выборки данных будет эквивалентна 400 МГц (2х200 МГц), а самих данных – 800 МГц (4х200 МГц)3.