
- •Державний іспит
- •Державний іспит
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Кафедра комп’ютеризованих систем управління
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Національний університет кораблебудування ім. Адмірала Макарова
- •Інститут автоматики і електротехніки
- •Кафедра комп’ютеризованих систем управління
- •Державний іспит
- •На освітньо-кваліфікаційний рівень «бакалавр»
- •За напрямом підготовки 6.050201 Системна інженерія
- •Електричні травми та їх види.
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит
- •Кафедра комп’ютеризованих систем управління
- •Державний іспит
- •Державний іспит
Державний іспит
на освітньо-кваліфікаційний рівень «бакалавр»
за напрямом підготовки 6.050201 Системна інженерія
БІЛЕТ № 25
Статика САУ. Побудова статичних характеристик при різних видах з’єднання ланок.
Знайти, при якому опорі конденсатора джерело ЕРС розвиває максимальну потужність та визначити цю потужність. Дано:
В; x1=20 Ом; x2=30 Ом; xм=r=10 Ом.
Провести синтез DC-тригера та побудувати його схему.
Електричні удари.
Завідувач кафедри КСУ Г.В. Павлов
Національний університет кораблебудування ім. Адмірала Макарова
Інститут автоматики і електротехніки
Кафедра комп’ютеризованих систем управління
Державний іспит
На освітньо-кваліфікаційний рівень «бакалавр»
За напрямом підготовки 6.050201 Системна інженерія
БІЛЕТ №
Принципи і закони управління. Типи зворотних зв’язків.
До генератора з ЕРС
приєднані паралельно дві вітки: в одній послідовно з’єднані опір RA та індуктивність L, в другій послідовно з’єднані опір RB та ємність C, причому
,
. В якій з віток (А або В) споживана потужність більша і чому вона дорівнює?
Розробити поведінкову VHDL-модель цифрового пристрою, логічна структура якого наводиться на рисунку. Кожен з логічних елементів, що застосовуються в схемі, слід реалізовувати у вигляді окремого об’єкта (entity) з урахуванням затримок часу при спрацюванні елементів, величини яких для кожного з типів логічних елементів задано в таблиці. Формування VHDL-моделі головного пристрою з структурних компонентів слід здійснювати за допомогою механізму компонентів та конфігурацій.
Для розробленої VHDL-моделі цифрового пристрою створити випробувальний стенд за допомогою якого перевірити правильність роботи пристрою при всіх можливих комбінаціях його вхідних сигналів. Частоту надходження вхідних векторів у випробувальному стенді визначити на основі обчислення максимального часу обновлення сигналу на виході спроектованого пристрою. У відповідь включити VHDL-коди випробувального стенду, розробленого пристрою та його компонентів, а також результати проведеного модельного експерименту, представлені у вигляді часових діаграм для вхідних, та вихідних сигналів пристрою.
Для розв’язання поставленої задачі слід використовувати середовище Active-HDL. В процесі роботи дозволяється використовувати засоби автоматичного генерування коду.
Логічна схема пристрою |
Значення затримок в елементах
|
4. Дія електричного струму на організм людини.
Завідувач кафедри КСУ Г.В. Павлов
НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ КОРАБЛЕБУДУВАННЯ ім. адмірала Макарова
Інститут автоматики і електротехніки
Кафедра комп’ютеризованих систем управління
ДЕРЖАВНИЙ ІСПИТ
на освітньо-кваліфікаційний рівень «бакалавр»
за напрямом підготовки 6.050201 Системна інженерія
БІЛЕТ №
Класифікація САУ. Типова функціональна схема САУ. Види типових впливів.
Електричне коло являє собою елемент аналізатора або фільтра. Необхідно підібрати індуктивності L1 та L2 так, щоб в опорі R струм основної гармоніки був відсутній, а струм дев’ятої гармоніки був якомога більшим.
Для розв’язання поставленої задачі слід використовувати середовище Active-HDL. В процесі роботи дозволяється використовувати засоби автоматичного генерування коду.
Розробити поведінкову VHDL-модель зсувного регістра, число розрядів якого задається при включенні в складний об’єкт. Затримка часу при спрацюванні регістра складає 60 нс.
Для розробленої VHDL-моделі зсувного регістра на основі компонентів та конфігурацій створити випробувальний стенд, за допомогою якого перевірити правильність роботи пристрою при всіх можливих комбінаціях його вхідних сигналів. До відповіді включити VHDL-коди випробувального стенду та розробленого регістра, а також результати проведеного модельного експерименту, представлені у вигляді часових діаграм для вхідних та вихідних сигналів пристрою.