
- •Державний іспит
- •Державний іспит
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Кафедра комп’ютеризованих систем управління
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Державний іспит
- •Національний університет кораблебудування ім. Адмірала Макарова
- •Інститут автоматики і електротехніки
- •Кафедра комп’ютеризованих систем управління
- •Державний іспит
- •На освітньо-кваліфікаційний рівень «бакалавр»
- •За напрямом підготовки 6.050201 Системна інженерія
- •Електричні травми та їх види.
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит на освітньо-кваліфікаційний рівень «бакалавр»
- •Державний іспит
- •Кафедра комп’ютеризованих систем управління
- •Державний іспит
- •Державний іспит
Кафедра комп’ютеризованих систем управління
ДЕРЖАВНИЙ ІСПИТ
на освітньо-кваліфікаційний рівень «бакалавр»
за напрямом підготовки 6.050201 Системна інженерія
БІЛЕТ №
Частотні характеристики САУ.
До трифазної лінії з напругою 220 В (без нульового проводу) підключені зіркою: в фазі А – індуктивна котушка з мізерно малим активним опором, а в інших фазах – лампи накалювання, активний опір яких дорівнює індуктивному опорові котушки. Знайти напруги на лампах і котушці.
Розробити поведінкову VHDL-модель 4-розрядного суматора з бітом переповнення, входи і вихід якого мають тип integer. Затримка часу при спрацюванні суматора складає 30 нс. Всі вхідні імпульси з довжиною меншою за 30 нс суматором не сприймаються.
Для розробленої VHDL-моделі суматора на основі компонентів та конфігурацій створити випробувальний стенд, за допомогою якого перевірити правильність роботи пристрою при всіх можливих комбінаціях його вхідних сигналів. До відповіді включити VHDL-коди випробувального стенду та розробленого суматора, а також результати проведеного модельного експерименту, представлені у вигляді часових діаграм для вхідних та вихідних сигналів пристрою.
Для розв’язання поставленої задачі слід використовувати середовище Active-HDL. В процесі роботи дозволяється використовувати засоби автоматичного генерування коду.
Основні електрозахисні засоби для роботи в електроустановках.
Завідувач кафедри КСУ Г.В. Павлов
НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ КОРАБЛЕБУДУВАННЯ ім. адмірала Макарова
Інститут автоматики і електротехніки
Кафедра комп’ютеризованих систем управління
ДЕРЖАВНИЙ ІСПИТ
на освітньо-кваліфікаційний рівень «бакалавр»
за напрямом підготовки 6.050201 Системна інженерія
БІЛЕТ №
Експериментальний спосіб побудови частотних характеристик.
Трифазний трансформатор, з’єднаний зіркою, має фазну напругу 127 В і живить дві однакові електроплитки на 127 В, включені в дві різні фази, і включену в третю фазу лампу, потужність якої в 10 разів менша потужності кожної з плиток. Під якою напругою опиниться ця лампа, якщо нульовий провід обірветься?
Розробити поведінкову VHDL-модель цифрового пристрою, логічна структура якого наводиться на рисунку. Кожен з логічних елементів, що застосовуються в схемі, слід реалізовувати у вигляді окремого об’єкта (entity) з урахуванням затримок часу при спрацюванні елементів, величини яких для кожного з типів логічних елементів задано в таблиці. Формування VHDL-моделі головного пристрою з структурних компонентів слід здійснювати за допомогою механізму компонентів та конфігурацій.
Для розробленої VHDL-моделі цифрового пристрою створити випробувальний стенд за допомогою якого перевірити правильність роботи пристрою при всіх можливих комбінаціях його вхідних сигналів. Частоту надходження вхідних векторів у випробувальному стенді визначити на основі обчислення максимального часу обновлення сигналу на виході спроектованого пристрою. У відповідь включити VHDL-коди випробувального стенду, розробленого пристрою та його компонентів, а також результати проведеного модельного експерименту, представлені у вигляді часових діаграм для вхідних, та вихідних сигналів пристрою.
Для розв’язання поставленої задачі слід використовувати середовище Active-HDL. В процесі роботи дозволяється використовувати засоби автоматичного генерування коду.
Логічна схема пристрою |
Значення затримок в елементах
|
Світильники.
Завідувач кафедри КСУ Г.В. Павлов
НАЦІОНАЛЬНИЙ УНІВЕРСИТЕТ КОРАБЛЕБУДУВАННЯ ім. адмірала Макарова
Інститут автоматики і електротехніки
Кафедра комп’ютеризованих систем управління