
- •Исходные данные:
- •Введение
- •Кодирование сообщения
- •Создание структурной схемы автомата.
- •Расчет генератора и делителя частоты
- •Расчет преобразователя кода.
- •Временная диаграмма
- •Функциональная и принципиальная схема.
- •Источник питания
- •Функциональный ряд интегральных микросхем
- •Заключение.
- •Список использованных источников.
Функциональный ряд интегральных микросхем
Каждая серия ИМС имеет набор микросхем разного функционального назначения. Совокупность этих микросхем называют функциональным рядом. В различных сериях существуют микросхемы одного функционального назначения, имеющие одинаковую структурную схему, условное обозначение и схему подключения выводов. Однако такие микросхемы имеют отличия в технологии изготовления, различные корпуса и существенные отличия в параметрах.
Функциональный ряд можно разбить на несколько групп по функциональному назначению: генераторы, формирователи, триггеры, логические элементы, счетчики, регистры, дешифраторы и прочие. Информация о таких функциональных группах в справочнике дается от простых групп к сложным, с указанием их условного обозначения, схемы подключения и основных параметров, сведенных в отдельные таблицы. В справочниках дается их применение в более сложных устройствах с указанием конкретных серий, номиналов параметров навесных элементов и отдельных вариантов практических схем.
Для данного проекта выбираются ИМС ряда К561.
Микросхема К561ЛА7
Данная микросхема выполняет логическую функцию 2И-НЕ. Содержит четыре логических элемента. Нумерация выводов микросхемы и её условное обозначение приведены на рисунке 14.
Рисунок 14 – Микросхема К561ЛА7
Микросхема К561ЛА8
Данная микросхема выполняет логическую операцию 4И-НЕ. Содержит два логических элемента. Нумерация выводов микросхемы и ее условное обозначение приведены на рисунке 15.
Рисунок 15 – Микросхема К561ЛА8
Микросхема К561ЛА9
Данная микросхема выполняет логическую операцию 3И-НЕ. Содержит три логических элемента. Нумерация выводов микросхемы и ее условное обозначение приведены на рисунке 16.
Рисунок 16 – Микросхема К561ЛА9
Микросхема К561ЛЕ5
Данная микросхема выполняет логическую операцию 2ИЛИ-НЕ. Содержит четыре логических элемента. Ее условное обозначение приведено на рисунке 17.
Рисунок 17 – Микросхема К561ЛЕ5
Микросхема К561ЛЕ10
Данная микросхема выполняет логическую функцию 3ИЛИ-НЕ. Содержит три интегральных элемента. Нумерация выводов микросхемы и ее условное обозначение приведены на рисунке 18.
Рисунок 18 – Микросхема К561ЛЕ10
Микросхема К561ЛИ1
Данная микросхема реализует функцию 9И, также имеется инвертор. Нумерация выводов микросхемы и ее условное обозначение приведены на рисунке 19.
Рисунок 19 – Микросхема К561ЛИ1
Микросхема К561ИЕ8
Данная микросхема представляет собой счетчик по модулю 10 с дешифратором, выполнена на основе пятикаскадного высокоскоростного счетчика Джонсона и дешифратора, преобразующего двоичный код в сигнал на одном из десяти выводов.
Если на входе разрешения счета V присутствует низкий уровень, счетчик осуществляет счет синхронно с положительным фронтом на тактовом входе С. При высоком уровне на входе V действие входа С запрещается и счет останавливается. Сброс счетчика осуществляется подачей высокого уровня на вход R. Счетчик имеет выход переноса Р. Положительный фронт выходного сигнала переноса появляется через 10 импульсов на входе С и используется как входной сигнал для счетчика следующей декады.
Структурная схема счетчика К561ИЕ8 и его условное обозначение приведены на рисунке 20, а временные диаграммы работы – на рисунке 21.
Рисунок 20 – Условное обозначение микросхемы К561ИЕ8
Рисунок 21 – Временные диаграммы работы микросхемы К561ИЕ8
Микросхема К561ИЕ10
Данная микросхема содержит два независимых четырехразрядных двоичных счетчика с параллельным выходом. Для повышения быстродействия в ИС применен параллельный перенос во все разряды. Подача счетных импульсов может производиться либо в положительной полярности (высоким уровнем) на вход С, либо в отрицательной полярности (низким уровнем) на вход V. В первом случае разрешение счета устанавливается высоким уровнем на входе V, а во втором случае - низким уровнем на входе С.
При построении многоразрядных счетчиков с числом разрядов более четырех соединение между собой ИС ИЕ10 может производиться с последовательным или параллельным формированием переноса. В первом случае на входе (вывод 1 или 9) следующего каскада счетчика подается высокий уровень с выхода Q4 (выводы 6 или 14) предыдущего каскада.
Структурная схема и условное обозначение счетчиков типа ИЕ10 приведены на рисунке 22.
Рисунок 22 – Микросхема К561ИЕ10
Микросхема К561ИЕ16
Данная
микросхема содержит четырнадцатиразрядный
асинхронный счетчик с последовательным
переносом. Сброс счетчика в нуль
осуществляется импульсом положительной
полярности длительностью не менее
550нс. по входу R. Содержимое счетчика
увеличивается по отрицательному перепаду
(срезу) импульса по входу С. Максимальная
частота входных импульсов при
В
достигает 4МГц. Устройство имеет выходы
от 1,4...14 разрядов. Условное обозначение
ИС приведено на рисунке 23.
Рисунок 23 – Микросхема К561ИЕ16
Микросхема К561ИР9
Данная микросхема содержит четырехразрядный последовательно-параллельный регистры сдвига. Регистр сдвига типа ИР9 содержит два последовательных входа J и К. Если их соединить вместе, то получится простой D-вход. Высокий уровень на входе P/S (переключатель “параллельный режим ввода - последовательный режим ввода”) определяет режим параллельного ввода информации с входов D0...D3. Параллельная запись осуществляется асинхронно. Если на входе P/S установлен низкий уровень, то установлен режим последовательного ввода с входов J и К и сдвига информации по фронту (положительному перепаду) синхроимпульсов на входе С.
Установка всех триггеров регистра в нулевое состояние осуществляется асинхронно высоким уровнем на входе R. С помощью входа Т/С можно устанавливать на выходах Q0...Q3 прямой код (высокий уровень на входе Т/С) или дополнительный код (низкий уровень на входе Т/С).
Условное обозначение и нумерация выводов приведены на рисунке 24.
Рисунок 24 – Микросхема К561ИР9
Операционные усилители К140УД14А, К140УД14Б, К140УД14В
Прецизионные операционные усилители с малыми входными токами и малой потребляемой мощностью с защитой выхода при коротком замыкании на корпус или на источник питания. Коррекция АЧХ осуществляется внешними цепями коррекции, подключаемыми к выводам 1 и 8. Микросхемы конструктивно оформлены в корпусе типа 301.8-2. Условное обозначение и нумерация выводов приведены на рисунке 25
Рисунок 25 – Операционный усилитель типа К140УД14
Основные параметры при температуре 25±5°С операционных усилителей приведены в таблице 2.
Таблица 2 – Основные параметры операционных усилителей
|
|
|
|
|
|
|
|
|
|
|
|
+151,5 |
-151,5 |
0,6 |
2 |
0,2 |
2 |
13 |
-13 |
50000 |
85 |
302 |
0,33 |