
- •Конспект лекций
- •Могилев, 2007
- •Раздел 1. Полупроводниковые приборы
- •1.1. Электронно-дырочный p-n переход и его основные свойства.
- •Полупроводниковые (п/п) диоды. Классификация, параметры. Основные типы п/п диодов, их характеристики и применение. Выпрямители.
- •Раздел 2. Электронные аналоговые устройства
- •2.1. Электронные усилители электрических сигналов, классификация и основные параметры усилителей.
- •2.2. Принцип построения усилительного каскада: выбор рабочего режима, назначение и расчет основных элементов.
- •2.3. Обратная связь в усилителях. Виды, назначение ос.
- •2.5. Генераторы электрических сигналов.
- •Раздел 3. Электронные цифровые устройства
- •3.1. Основные логические понятия, типовые логические функции и элементы (и, или, не, и-не, или-не, исключающее или.
- •Схемная реализация логических элементов. Их основные параметры.
- •3.3. Триггеры: общая структура и классификация. Назначение и принцип действия триггеров типа: rs-, d-, jk-, т-.
- •3.4. Счетчики. Назначение, устройство, классификация, принцип действия, область применения. Типовые интегральные схемы счетчиков.
- •3.5. Регистры. Принцип действия, область применения. Типовые интегральные схемы регистров.
- •3.6. Шифраторы и дешифраторы. Назначение, устройство, область применения. Типовые интегральные схемы шифраторов и дешифраторов.
- •3.7. Сумматоры. Назначение, устройство, классификация, принцип действия. Типовые интегральные схемы сумматоров.
- •3.8. Цифроаналоговые и аналого-цифровые преобразователи.
- •3.9. Запоминающие устройства: назначение, принцип построения и программирования. Типовые интегральные схемы.
- •Раздел 4. Микропроцессорная техника.
- •4.1. Назначение, устройство, характеристики и принцип действия микропроцессора. Арифметические и логические основы представления информации.
- •4.2. Типовая структура микропроцессорной системы.
- •4.3. Этапы проектирования микропроцессорных систем управления (мпсу).
- •4.4. Разработка и выбор аппаратной части микропроцессорного устройства (мпу). Выбор микропроцессорного комплекта. Организация модуля памяти. Средства сопряжения.
- •4.5. Разработка программного обеспечения и отладка микропроцессорного устройства (мпу). Система команд. Способы адресации.
- •4.6. Микропроцессорное устройство управления на основе мпк к580
3.7. Сумматоры. Назначение, устройство, классификация, принцип действия. Типовые интегральные схемы сумматоров.
Сумматоры –– функциональные узлы, выполняющие сложение чисел. Подразделяются на:
- комбинационные (нет памяти);
- накопительные.
Каждый из этих групп может быть последовательного и параллельного типа.
Сложение чисел в последовательных сумматорах осуществляется поразрядно последовательно во времени. В сумматорах параллельного типа сложение всех разрядов многоразрядных чисел происходит одновременно.
Как последовательные, так и параллельные сумматоры строятся на основе одноразрядных суммирующих схем. Сумматоры, выполненные в виде самостоятельных микросхем, являются комбинационными.
П
олусумматор
имеет 2 входа и 2 выхода. Используется
для суммирования младших разрядов, т.к.
не имеет выхода для переноса.
Полный сумматор состоит из двух полусумматоров: 1-й служит для сложения двух чисел, принадлежащих одному разряду, 2-й складывает промежуточную сумму с переносом. Входы можно менять местами.
Последовательный сумматор.
П
ри
последовательном вводе используется
один полусумматор с дополнительной
цепью задержки. Оба слагаемых в
последовательном коде подаются на
снимаются тоже в последовательном. Цепь
задержки обеспечивает хранение импульса
переноса на время одного такта, т.е. до
прихода пары следующего разряда, с
которым он будет просуммирован. Задержку
обеспечивает D-триггер.
Для хранения и ввода слагаемых А и В, а
также для преобразования параллельного
кода в последовательный и наоборот
применяют регистр сдвига.
Достоинства: малые аппаратные затраты.
Недостатки: низкое быстродействие.
Разработаны схемы более быстродействующих сумматоров, например:
n-разрядный параллельный сумматор с последовательным переносом. Быстродействие его ограничено задержкой переноса, т.к. формирование сигнала переноса на выходе старшего разряда не может произойти до тех пор, пока сигнал переноса младшего разряда не распространится последовательно по всей системе.
n-разрядный параллельный сумматор с параллельным переносом с использованием специальных узлов блоков сквозного переноса.
Сумматоры ТТЛ.
П
редназначен
для построения многоразрядных схем
сложения и вычитания с параллельной
обработкой входной информации и
последовательной передачей сигналов
переноса. Для каждого слагаемого А и В
имеется по 4 входа.
Элементы входной логики объединены цепью монтажное &, поэтому сигналы на входы А3 и В3 должны поступать с устройств с открытыми коллекторами.
Благодаря усложненной входной логике, сумматор обладает большими функциональными возможностями. Многоразрядные сумматоры и вычитатели на его основе организуются без дополнительных элементов и могут работать в положительной и отрицательной логике. Удобен для схем с последовательным суммированием. Прямые и инверсные входы принадлежащие каждому из слагаемых одновременно не используются. Когда в работе А1, А2, В1, В2 на А3, А4, В3, В4 подаем высокий уровень. При использовании в качестве рабочих А3, А4, В3, В4 на остальные подаем «0».
Входы |
Выходы |
||||
Ро |
А |
В |
|
|
S |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
1 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
0 |
1 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
0 |
0 |
1 |
0 |
1 |
1 |
1 |
0 |
0 |
1 |
К155ИМ2 – двухразрядный полный сумматор. К155ИМ3 – четырехразрядный полный сумматор.
Действие основано на параллельном суммировании данных в разных разрядах при последовательном переносе из разряда в разряд. Вход переноса оставлять открытым нельзя.