Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
87_QJK.doc
Скачиваний:
0
Добавлен:
13.01.2020
Размер:
129.14 Кб
Скачать

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - “Комп’ютерна схемотехніка”

Підсумковий контроль Екзаменаційний білет №1

1. Дати означення основних логічних операцій. Навести їх таблиці істинності, логіко-математичну символіку, та умовне зображення відповідних логічних елементів.

2. Пояснити організацію резидентної пам’яті даних мікро-ЕОМ. Вказати особливості її регістрів спеціальних функцій.

3. Навести і пояснити схему та діаграму роботи аналого-цифрового перетворювача подвійного інтегрування. За яку максимальну кількість тактів виконується одне перетворення вхідного сигналу таким АЦП?

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №2

1. Стандартні форми запису логічних функцій. Мінімізація логічних функцій за допомогою карт Карно.

2. Аналого-цифровий перетворювач порозрядного кодування. Навести його схему та часову діаграму роботи. Описати принцип його роботи. За скільки робочих тактів виконується одне перетворення вхідного сигналу таким АЦП?

3. Пояснити особливості включення мікро-ЕОМ та охарактеризувати сигнали на її зовнішніх виводах.

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №3

1. Зобразити принципову схему базового логічного елемента КМДН-логіки. Пояснити принцип його роботи, таблицю істинності. Навести його логіко-математичну символіку та умовне зображення на принципових схемах.

2. Зобразити схему синхронного RS-тригера, побудованого на логічних елементах І-НЕ, та пояснити його функціонування. Навести таблицю переходів RS-тригера. Вказати приклади застосування RS -тригера.

3. Паралельний аналого-цифровий перетворювач. Навести його схему та описати принцип його роботи. За скільки робочих тактів виконується одне перетворення вхідного сигналу таким АЦП?

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №4

1. Зобразити принципову схему базового логічного елемента емітерно-зв’язаної логіки. Пояснити принцип його роботи, таблицю істинності. Навести його логіко-математичну символіку та умовне зображення на принципових схемах.

2. Обмін даними між мікро-ЕОМ і зовнішніми пристроями в послідовному коді. Синхронна та асинхронна передачі послідовних кодів. Послідовні інтерфейси.

3. Провести порівняльний аналіз основних методів аналого-цифрового перетворення. Показати переваги і недоліки цих методів.

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №5

1. Пояснити основні правила і закони алгебри логіки. Довести закон інверсії диз’юнкції.

2. D-тригер. Навести його умовні зображення та пояснити принцип роботи. Навести таблицю переходів D-тригера. Скласти логічне рівняння D-тригера. Пояснити, як на базі D-тригера можна реалізувати лічильниковий тригер. Вказати приклади застосування D-тригера.

3.Оперативні запам’ятовувальні пристрої статичного типу. Навести функціональну схему та пояснити принцип їх дії. Пояснити часову діаграму їх роботи та основні параметри. Пояснити переваги і недоліки ОЗП статичного типу. Вказати області застосування таких ОЗП.

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №6

1. Пояснити принцип роботи чотирьохрозрядного віднімаючого лічильника, використовуючи його часові діаграми його роботи..

2. Універсальний JK-тригер. Навести його умовні зображення та пояснити принцип роботи. Навести таблицю переходів JK-тригера. Пояснити, як на базі JK-тригера можна реалізувати лічильниковий тригер та D-тригер. Вказати приклади застосування JK -тригера.

3. Оперативні запам’ятовувальні пристрої динамічного типу. Навести схему їх запам’ятовувального елемента та пояснити принцип його дії. Пояснити часову діаграму їх роботи та основні параметри. Пояснити переваги і недоліки ОЗП динамічного типу. Вказати області застосування таких ОЗП.

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №7

1. Охарактеризувати позиційні системи. Показати переваги двійкової системи числення над іншими з точки зору технічної реалізації обчислювальних пристроїв. Переведення чисел з одної системи числення в іншу.

2. Паралельний підсумовуючий лічильник. Навести схему чотирьохрозрядного лічильника та пояснити його роботу за допомогою часової діаграми. Пояснити переваги і недоліки паралельного лічильника в порівнянні з послідовним.

3. Постійні запам’ятовувальні пристрої. Призначення, класифікація та основні параметри. Вказати області застосування ПЗП. Виконати порівняльний аналіз ПЗП відомих Вам типів.

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №8

1. Форми подання чисел в ЕОМ. Пояснити переваги і недоліки форми подання чисел з фіксованою крапкою.

2. Послідовний підсумовуючий лічильник. Навести схему чотирьохрозрядного лічильника та пояснити його роботу за допомогою часової діаграми. Пояснити переваги і недоліки такого лічильника в порівнянні з паралельним.

3. Постійні запам’ятовувальні пристрої з ультрафіолетовим стиранням інформації. Пояснити принцип дії запам’ятовувальної комірки. Вказати області застосування ПЗП-УФ та їх параметри.

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №9

1. Форми подання чисел в ЕОМ. Пояснити переваги і недоліки форми подання чисел з плавучою крапкою.

2. Паралельний підсумовуючий лічильник. Навести схему чотирьохрозрядного лічильника та пояснити його роботу за допомогою часової діаграми. Пояснити переваги і недоліки такого лічильника в порівнянні з послідовним.

3. Пояснити принцип цифро-аналогового перетворення. Навести та проаналізувати схему ЦАП з ваговими резисторами. Встановити залежність між вхідним та вихідним сигналами ЦАП. Пояснити основні параметри ЦАП.

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №10

1. Прямий, обернений та доповняльний коди, їх особливості та використання в ЕОМ.

2. Лічильник імпульсів з довільним модулем підрахунку. Навести схему лічильника з модулем підрахунку „9” та пояснити його роботу за допомогою часової діаграми. Пояснити, як визначається кількість тригерів в лічильнику імпульсів з довільним модулем підрахунку

3. Пояснити принцип цифро-аналогового перетворення. Навести та проаналізувати схему ЦАП з матрицею резисторів R-2R. Пояснити особливості матриці резисторів R-2R. Встановити залежність між вхідним та вихідним сигналами ЦАП. Пояснити основні параметри ЦАП.

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №11

1. Особливості комбінаційних логічних пристроїв (КЛП). Етапи проектування КЛП. Навести приклад побудови КЛП.

2. Загальна характеристика регістрів. Навести схему паралельного регістра та пояснити принцип його роботи. Вказати основні параметри паралельного регістра.

3. На вхід десятирозрядного ЦАП подано двійковий код 01111111112. Максимально можлива вихідна напруга такого ЦАП дорівнює 2,023 В. Визначити роздільну здатність ЦАП та його вихідну напругу для вказаного вхідного коду.

Затверджено на засіданні кафедри комп’ютерної інженерії

Протокол № 7 від 29.12.09р.

Зав. кафедри комп’ютерної інженерії Лупенко С.А.

Екзаменатор Лупенко А.М.

Тернопільський національний технічний університет ім. І.Пулюя

Напрям підготовки 6.050102 “Комп’ютерна інженерія”Семестр УІ

Навчальний предмет - «Комп’ютерна схемотехніка»

Підсумковий контроль

Екзаменаційний білет №12

1. Охарактеризувати функціонально повні системи логічних елементів.

2. Функціональна схема таймера-лічильника мікро-ЕОМ у режимі 2. Охарактеризувати її відмінності у режимах 0, 2 і 3.

3. На вхід дванадцятирозрядного ЦАП подано двійковий код 0111111111112. Максимально можлива вихідна напруга такого ЦАП дорівнює 8,19 В. Визначити роздільну здатність ЦАП та його вихідну напругу для вказаного вхідного коду.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]