7/10
Одноразрядный двоичный сумматор
Таблица истинности:
xi |
yi |
pi |
si |
pi+1 |
|
|
|
|
|
0 |
0 |
0 |
0 |
0 |
|
|
|
|
|
0 |
0 |
1 |
1 |
0 |
|
|
|
|
|
0 |
1 |
0 |
1 |
0 |
|
|
|
|
|
0 |
1 |
1 |
0 |
1 |
|
|
|
|
|
1 |
0 |
0 |
1 |
0 |
|
|
|
|
|
1 |
0 |
1 |
0 |
1 |
|
|
|
|
|
1 |
1 |
0 |
0 |
1 |
|
|
|
|
|
1 |
1 |
1 |
1 |
1 |
|
|
|
|
|
Схема сумматора (использованы элементы И, ИЛИ и исключающее ИЛИ):
8/10
Описание процессов проектирования
Для генерации входных наборов сигналов использован компонент Word Generator. Его настройки показаны на рисунке:
Слова заданы параметром Up counter диалога Pattern, диапазон — от 0 до 7. Использовались пошаговый режим (кнопка Step) и циклический (кнопка Cycle ).
Для анализа реакции схемы на входные наборы данных использован компонент Logic Analyzer с внешним (External) переключением и частотой измерений, соответствующей входному сигналу: