
- •Билет №1
- •1.Основные характеристики эвм (любую рекламную газету берёте, там они есть ).
- •Скорость обмена информации – скорость записи/считывания на носитель, которая определяется скоростью вращения и перемещения этого носителя в устройстве.
- •2.Видеоадаптер mda (м-дя).
- •Устройства вывода информации (монитор, принтер, акустическая система и т.Д.).
- •2.Адаптер cga
- •Билет №4
- •Билет №5
- •2/Графические и текстовые режимы видеоадаптеров
- •15 И 25 бита распределяются м/у базисными цветами r:g:b поровну (5:5:5 и 8:8:8), 16 бит – с учетом особенностей цветовосприятия неравномерно (5:6:5 или 6:6:4)
- •Билет №6
- •1/Организация взаимодействия процессора с памятью.
- •2/Процессоры intel 80486 и первый пень (ну или другой)
- •Билет №7
- •1/Микросхемы зу. Классификация зу.
- •2/Загрузочная запись (к дискам относится)
- •Билет №8
- •1/Понятие стека. Варианты стековой памяти.
- •2/Представление целых чисел в эвм
- •Билет №9
- •2/Таблица размещения файлов (fat).
- •Билет №10
- •1/ Понятие интерфейса
- •Билет №11
- •1/Внутренние шины эвм (“сложный” вопрос – шина адреса, шина данных и шина управления)
- •2/Структура дисков. Основные понятия. Объём диска.
- •Билет №12
- •1/Организация взаимодействия центрального процессора с внешними устройствами.
- •2/Итак, есть три формата:
- •Билет №13
- •1/Сопроцессоры и их назначения (математический сопроцессор вспомни).
- •Билет №14
- •1/Адаптеры, в скобках контроллеры, внешних устройств и их назначения.
- •Билет №15
- •2/Сложение и вычитание вещественных чисел.
- •Билет №16
- •Билет №17
- •1/Управление клавиатурой
- •2/Единица измерения двоичной информации (кто уж на него не ответит, то простите…)
- •Билет №18
- •2/Понятие адресного пространства эвм.
- •Билет №20
- •1/Прямой доступ к памяти (dma – direct memory access)
- •2/Процессор intel 80386
2/Процессоры intel 80486 и первый пень (ну или другой)
Процессоры, начиная с Pentium и некоторых моделей 486, поддерживаю особый режим системного управления System Management Mode(SMM), при котором процессор выходит в иное, изолированное от остальных режимов пространства памяти. Этот режим используется в служебных и отладочных целях.
Процессоры могут ориентироваться с 8-, 16- и 32- битными операндами, строками байт, слов и двойных слов, а также с битами, битовыми полями и строками бит.
Процессоры класса 486, которых с успехом применяются как встраиваемые управляющие процессоры, отличающиеся от своих более поздних собратьев меньшей ценой, низким энергопотреблением и более легким согласованием с 8- и 16- разрядной периферией.
С процессоров Pentium фирмы Intel началось пятое поколение процессоров семейства х86. По базовой регистровой архитектуре и семействе команд они являются 32-разрядными процессорами, но имеют 64-битную шину данных. Шина адреса позволяет адресовать 4 Гбайт физической памяти.
По интерфейсу шина процессора Pentium стала развитием шины процессора 486. Если шина 486 ориентированна на максимальную гибкость и простоту подключения устройств с различной разрядностью, то шина Pentium – на достижение максимальной производительности. Интерфейс рассчитан на применение внешнего вторичного КЭШа и внутреннего первичного с возможностью работы как со сквозной (WT), так и с обратной записью. Интерфейс позволяет объединять до 2 процессоров на одной шине для реализации SMP или FRC.
Билет №7
1/Микросхемы зу. Классификация зу.
Классификацию ЗУ я щас прямо с конспекта срисую (благо хоть что-то есть в конспекте):
Запоминающие устройства |
|||||
ПЗУ |
ОЗУ |
||||
Однократно программируемые |
flash |
Перепрограммируемые (с ультрафиолетовым стиранием) |
Статическая |
Динамическая |
Немного напишу о статической и динамической ОЗУ.
Динамическая ОЗУ (DRAM) – это такой тип памяти, в основе работы которого лижет схема из конденсатора и транзистора. Заряженный конденсатор – 1, разряженный – 0. Преимущество такой памяти в её дешевизне и в том, что она физически занимает меньше площади. Зато у неё низкая скорость работы (до 10 раз ниже чем у статической). Она требует постоянного обновления (конденсатор должен оставаться заряженным, если он 1).
Статическая память состоит из нескольких транзисторов (триггер). В ней отсутствует конденсатор, поэтому она не требует постоянного обновления. Работает до 10 раз быстрее чем динамическая память, но дороже предыдущей, а так же физически требует намного больше места (в 8 раз).
Структурная схема ОЗУ:
A0- A9 (вообще их может быт и больше чем 9) – это шина адреса. Вспомните, что чем больше разрядность шины адреса, тем больший объём памяти может хранится в ОЗУ (так как увеличивается адресное пространство). В правой части – шина данных.
WR (write) – осуществлять запись (точно не уверен, но наверное то что подаётся на шине данных записывается в ячейку памяти которая указана в шине адреса). RD (read) – осуществлять чтение. Если подан RD то содержимое ячейки (которая указывается в шине адреса) выводится на шину данных. CS – crystal select – позволяет объединять несколько микросхем ОЗУ.
Вообще структуру ОЗУ нам он говорил очень кратко, поэтому всё что здесь мои догадки и данные с интернета. Прочтите билет 13 и многое поймёте.