
- •1. Методы передачи информации в мпс: асинхронный, синхронный, асинхронно-синхронный. Общая характеристика, сравнение.
- •2. Асинхронные методы передачи информации. Временные диаграммы.
- •3. Синхронные методы передачи информации. Временные диаграммы.
- •4. Асинхронно-синхронный методы передачи информации. Временные диаграммы.
- •5. Основные принципы организации микропроцессорных систем. Синхронизация, шины, понятие о пдп, прерываниях.
- •6. Архитектура фон Неймана и архитектуры современных мпс.
- •7. Основные циклы работы процессора на любом примере: чтения, записи.
- •8. Методы ввода-вывода: опрос, прерывание, пдп. Общая характеристика.
- •9. Пдп, методы пдп.
- •17. Особенности разработки по в системах с прерываниями.
- •20. Динамическая память. Принципы организации, режимы работы.
- •10. Стандартный контроллер пдп и его включение в мпс.
- •11. Организация пдп в ibm pc. Принципы работы.
- •12. Прерывания. Организация прерываний в микропроцессорах. Векторные прерывания.
- •18. Микросхемы памяти. Общая классификация.
- •19. Синхронные и асинхронные зу. Временные диаграммы.
- •13. Стандартный контроллер прерываний, его включение в мпс.
- •14. Организация прерывания в ibm pc. Принципы работы.
- •15. Реализация прерываний по уровню и по фронту. Сравнительная характеристика.
- •16. Прохождение прерывания от клавиатуры в ibm pc.
- •25. Принципы работы динамической памяти в ibm pc: sdram, ddr sdram. Временные диаграммы.
- •26. Организация памяти в мпс. Классификация, общая характеристика.
- •27. Методы повышения быстродействия одноуровневой динамической памяти.
- •28. Организация шин в мпс: общая шина, разделенная шина, смешанный ввод-вывод, смешанная структура шин. Общая характеристика.
- •29. Общая шина. Цикл чтения.
- •30. Общая шина. Цикл записи.
- •31. Общая шина. Цикл прерывания.
- •32. Основные характеристики pci.
- •33. Pci. Цикл чтения.
- •34. Pci. Цикл записи.
- •35. Периферийные устройства: Таймеры, порты, ацп, цап.
- •36. Микроконтроллеры и мпк бис. Общая характеристика, области применения.
- •37. Принципы цифровой обработки сигналов. Основные задачи в обработке сигналов.
- •38. Основные принципы организации dsp.
- •Методы передачи информации в мпс: асинхронный, синхронный, асинхронно-синхронный. Общая характеристика, сравнение.
- •42. Шина usb
- •44. Интерфейс rs-232.
- •Чтение памяти (0110) и запись в память (0111)
- •Чтение конфигурации (1010) и запись конфигурационных данных (1011)
- •Множественное чтение памяти (1100)
- •Спецификации scsi
- •Другие карты scsi
- •Характеристики scsi
- •Параметры конфигурирования scsi устройств
- •Хост-адаптер
- •Scsi устройства
- •Контроллеры
- •47. Шина ieee-1394
- •Технические характеристики:
- •2. Характеристики задатчиков на шине
- •2.1. Центральный процессор
- •2.2. Контроллер пдп
- •3.3. Структура прерываний
- •3.4. Перестановщик байтов
18. Микросхемы памяти. Общая классификация.
Память может быть внутренней и внешней. Внешней называют память на магнитных, оптических дисках, лентах и т.п. Внутренняя память выполняется, чаще всего, на микросхемах. Внутренняя или основная память может быть двух типов: оперативное запоминающее устройство (ОЗУ) или ЗУ с произвольной выборкой (ЗУПВ) и постоянное ЗУ (ПЗУ). ОЗУ, кроме того, обозначается - (RAM, Random Access Memory), а ПЗУ - (ROM, Read Only Memory). Получила также распространение Флэш(Flash) память, имеющая особенности и ОЗУ и ПЗУ и энергонезависимая память (Nonvolatile - NV) на батарейках. Последнее название условно, так как ПЗУ и Флэш память, также энергонезависимы. В ОЗУ коды в соответствии с решаемыми задачами постоянно изменяются и полностью пропадают при выключении питания. В ПЗУ хранятся управляющие работой ЭВМ стандартные программы, константы, таблицы символов и другая информация, которая сохраняется и при выключении компъютера. ОЗУ подразделяются на статическую память (SRAM), динамическую (DRAM), регистровую (RG). ПЗУ могут быть: масочными - запрограммированными на заводе изготовителе (ROM), однократно-программируемыми пользователем ППЗУ (PROM или OTP), многократно-программируемыми (репрограммируемыми) пользователем РПЗУ с ультрафиолетовым стиранием (EPROM) или c электрическим стиранием (EEPROM). Широкое распространение нашли также программируемые логические матрицы и устройства (PLM, PML, PLA, PAL, PLD, FPGA и т.д.) с большим выбором логических элементов и устройств на одном кристалле.
19. Синхронные и асинхронные зу. Временные диаграммы.
Статическая память и динамическая память может быть синхронной и асинхронной. В асинхронной памяти выдача и прием информации определяется подачей комбинационных сигналов. В синхронной памяти выдача и прием информации тактируется.
Циклы чтения и записи статической ОЗУ
13. Стандартный контроллер прерываний, его включение в мпс.
В
нешние
устройства, включенные в подсистему
прерываний, должны реализовать несколько
функций, связанных с работой в этой
подсистеме - формирование запроса,
анализ ответа процессора, выдачу вектора
прерывания. Кроме того, в подсистеме
необходимо обеспечить дисциплину
обслуживания запросов. Перечисленные
функции могут быть реализованы на
специальных устройствах - контроллерах
прерываний, которые выпускаются в виде
БИС в составе многих микропроцессорных
комплектов.
Общая схема контроллера прерываний
Контроллер К589ИК14
Cхема простого контроллера прерываний К589ИК14, применяемого совместно с МП К580ВМ80 (на схеме показаны лишь основные блоки и выводы контроллера).
Контроллер включает в себя следующие блоки:
- РгЗП - регистр запросов, на который поступают запросы на прерывание z0..z7 от внешних источников;
- ПШ - приоритетный шифратор, формирующий на выходе трехразрядный код номера возбужденного входа (соответствующего разряда РгЗП), причем, если на входе ПШ присутствуют несколько единиц, то на выходе будет сформирован код большего номера;
- Буф. - буферная схема, подключающая выход ПШ к линиям системной шины данных при подаче на управляющий вход сигнала подтверждения прерывания INTA;
- РгТП - регистр текущего приоритета, программно-доступный в пространстве ввода/вывода и хранящий трехразрядный код приоритета текущей программы;
- СС - схема сравнения, формирующая запрос на прерывание INT процессору при условии, что код наибольшего из поступивших запросов больше кода текущего приоритета.