
- •Система кодирования команд. Способы адресации.
- •Цикл выполнения команды.
- •Архитектура персонального компьютера.
- •Форматы команд и режимы адресации ibm pc.
- •1. Какую длину может иметь непосредственный операнд в 16‑разрядном микропроцессоре?
- •2. Значения каких регистров изменяются при выполнении команд межсегментных переходов?
- •13. Каково назначение признака s в командах, использующих непосредственный операнд?
- •Основы схемотехнической реализации эвм.
- •Что входит в понятие система логических элементов?
- •2.3 Какие параметры логических элементов относятся к статическим? к динамическим?
- •4. На каком рисунке представлено условно-графическое обозначение (уго) элемента и, или, не, или-не, и-не?
- •6. Из каких этапов складывается проектирование комбинационных схем?
- •Основные функциональные элементы эвм.
- •5. При каком значении синхросигнала переключается динамический триггер?
- •4. Какие функции должен выполнять регистр множителя rgy в алу, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?
- •5. Какие функции должен выполнять регистр результата rgz в алу, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя?
- •Устройство управления.
- •1. Каково назначение устройства управления в эвм?
- •Структура однопрограммной эвм.
13. Каково назначение признака s в командах, использующих непосредственный операнд?
Для возможности сокращения длины команды в случае короткого непосредственного операнда
14. Значения каких регистров изменяются при выполнении команд внутрисегментных безусловных переходов? IP
Значения каких регистров изменяются при выполнении команд условных переходов? IP
Какую длину имеет команда прямого межсегментного перехода? 5 байт
Основы схемотехнической реализации эвм.
Что входит в понятие система логических элементов?
Системой логических цементов называется функционально полный набор логических элементов, объединенных общими электрическими, конструктивными и технологическими параметрами и использующих одинаковый тип межэлементных связей.
2.3 Какие параметры логических элементов относятся к статическим? к динамическим?
Статические параметры инвариантны к переходным процессам и И (меряются в статическом режиме. Динамические, наоборот, определи-ии реактивные свойства элемента и измеряются во время переходных процессов.
К статическим параметрам относятся токи, текущие по выводам схе-ы. и соответствующие напряжения. Отметим среди этих параметров 1едующие:
• ток потребления;
• напряжение источника питания;
• пороговое напряжение низкого уровня (U^);
• пороговое напряжение высокого уровня (U1);
• потребляемая мощность;
• нагрузочная способность;
• помехоустойчивость.
Среди многочисленных динамических параметров, характеризую-1их схему, выделим следующие:
• время перехода при включении (г10) (задний фронт);
• время перехода при выключении (г^1) (передний фронт);
• время задержки распространения при включении (/зй /»
• время задержки распространения при выключении (*за );
• среднее время задержки распространения (/м ср) — интервал времени, равный полусумме времен задержки распространения сигнала при включении и при выключении; в дальнейшем это время будем называть временем задержки элемента (fM ).
4. На каком рисунке представлено условно-графическое обозначение (уго) элемента и, или, не, или-не, и-не?
5. Как на УГО элемента обозначается инвертирование выходного сигнала относительно логической функции элемента, указанной в основном поле? кружок))
6. Из каких этапов складывается проектирование комбинационных схем?
Представление функции, выполняемой проектируемой схемой, в каноническом виде, то есть в виде таблицы истинности или одной из совершенных нормальных форм записи.
Минимизация логической функции.
Перевод функции в базис , в котором будет строиться схема.
Составление схемы на элементах, реализующих функции выбранного базиса.
Основные функциональные элементы эвм.
1. Какое состояние имеет выход 7 трехвходового дешифратора с инверсными выходами, если состояние его входов равно 101 ? 0
2. Какое состояние входов является запрещенным для запоминающей ячейки, реализованной на элементах И-НЕ? ^s=0 и ^R=0
3. При каком состоянии входов запоминающая ячейка, реализованная на элементах И-НЕ, установится в состояние 1? ^s=0 и ^R=1
4. При каком состоянии входов запоминающая ячейка, реализованная на элементах И-НЕ, установится в состояние 0? ^s=1 и ^R=0