Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Архітектура методичка.doc
Скачиваний:
12
Добавлен:
01.03.2025
Размер:
20.71 Mб
Скачать

38. Процесор векторного комп'ютера.

39. Класифікація архітектури комп'ютера за рівнем суміщення опрацювання команд та даних.

40. Логічні операції.

41. Операція заперечення. Логічна 1. Логічне АБО. Виключне АБО.

42. Операції зсуву.

43. Операції відношення.

44. Арифметичні операції.

45. Операції обчислення елементарних функцій.

46. Операції перетворення даних.

47. Функції арифметико-логічного пристрою. Способи обробки даних в арифметико-логічному пристрої

48. Елементарні операції арифметико-логічного пристрою.

49. Складні операції арифметико-логічного пристрою.

50. Структура арифметико-логічного пристрою.

51. Функції та методи побудови пристрою керування.

52. Пристрій керування з жорсткою логікою.

53. Пристрій керування на основі таблиць станів.

54. Пристрій мікропрограмного керування.

55. Порівняння пристроїв керування з жорсткою логікою та пристроїв мікропрограмного керування.

56 Ієрархічна організація пам'яті комп'ютера

57. Принцип ієрархічної організації пам'яті. Характеристики ефективності ієрархічної організації пам'яті

58. Кеш пам'ять в складі комп'ютера. Порядок взаємодії процесора і основної пам'яті через кеш пам'ять

59. Забезпечення ідентичності вмісту блоків кеш пам'яті і основної пам'яті

60. Функція відображення. Типи функцій відображення

61. Повністю асоціативне відображення

62. Пряме відображення

63. Частково-асоціативне відображення

64. Порядок заміщення блоків в кеш пам'яті з асоціативним відображенням

65. Підвищення ефективності кеш пам'яті

66. Статичний та динамічний розподіл пам'яті. Розподіл основної пам'яті за допомогою базових адрес

67. Віртуальна пам'ять. Сторінкова організація пам'яті

68. Основні правила сторінкової організації пам'яті. Реалізація сторінкової організації пам'яті

69. Апаратна реалізація сторінкової таблиці

70. Сегментна організація віртуальної пам'яті

71. Захист пам'яті від несанкціонованих звернень

72. Захист пам'яті за значеннями ключів

73. Кільцева схема захисту пам'яті

74. Архітектура системної плати

75. Синхронізація

76. Система шин

77. Особливості роботи шини

78. Характеристики шин ПК

79. Шина PCMCIA, VBL

80. Шина PCI

81. AGP, FireWire, JTAG, JC

82. Універсальна послідовна шина usb

83.Типи передач і формати інформації що передається

84. Шина SCSI

85. Адресація пристроїв і передача даних

86. Система команд

87. Конфігурування пристроїв SCSI

88. Ігровий адаптер Game-порт

89. Відеоадаптери

90. Послідовний інтерфейс. СОМ-порт

91. Програмна модель СОМ-порта

92. Програмування послідовного зв’язку

93. Ініціалізація послідовного порта. Передача і прийом даних

94. СОМ-порт

95. Паралельний інтерфейс LPT-порт. Стандартний режим SPP

96. Режим EPP

97. Режим ECP

98. Узгодження режимів

99. Приклад програмування

100. Клавіатура

101. Під'єднання зовнішніх пристроїв до комп'ютера

102. Розпізнавання пристроїв введення-виведення

103. Методи керування введенням-виведенням

104. Програмно-кероване введення-виведення.

105. Система переривання програм та організація введення-виведення за перериваннями

106. Прямий доступ до пам'яті. Введення-виведення під керуванням периферійних процесорів

107. Мультиплексний та селекторний канали введення-виведення

108. Використання принципів паралельної обробки інформації в архітектурі комп'ютера

109. Вибір кількості процесорів в багатопроцесорній системі

110. Багатопотокова обробка інформації.

111. Класифікація Шора. Класифікація Фліна

112. Типи архітектур систем ОКМД. Типи архітектур систем МКМД

113.Організація комп'ютерних систем із спільною пам'яттю

114. Організація комп'ютерних систем із розподіленою пам'яттю

115. Комунікаційні мережі багатопроцесорних систем