- •ОрГэвм - Ответственные
- •1. Развитие и классификация однопроцессорных архитектур компьютеров.
- •2.Конвейерная обработка команд
- •3. Cуперскалярная обработка команд.
- •4. Классификация архитектуры sisd
- •5. Cisc и risc-архитектуры микропроцессоров.
- •6. Vliw-архитектура компьютера и epic-концепция.
- •Vliw-архитектура
- •7. Simd-архитектура. Способы её реализации.
- •8. Многоядерные структуры процессора и многопотоковая обработка команд.
- •9. Технические и эксплуатационные характеристики эвм Производительность компьютера
- •Энергоэффективность процессора
- •10.Энергоэффективность процессора.
- •11. Классификация эвм по назначению и функциональным возможностям.
- •12. Функциональные возможности, пути развития, современные разработки супер эвм и мэйнфреймов
- •Особенности и характеристики современных мэйнфреймов
- •13.Назначение, классификация, структурная организация серверов. Серверы
- •Блейд-серверы
- •14.Классификация, структурная организация персональных компьютеров.
- •15.Функциональные возможности, назначение, платформы рабочих станций.
- •16.Типы данных интеловских процессоров.
- •Данные типа указатель
- •Теги и дескрипторы.
- •17. Структура и форматы команд эвм
- •18.Способы адресации информации в эвм.
- •Базирование способом суммирования:
- •Относительная адресация с совмещением составляющих aи:
- •Индексная адресация
- •Стековая адресация:
- •19.Принципы организации системы прерывания программ.
- •21.Стратегия развития процессоров Intel.
- •22.Особенности процессорной микроархитектуры Intel Core.
- •23.Микроархитектура Intel Nehalem. Микроархитектура Intel Nehalem
- •Усовершенствования вычислительного ядра
- •Новая структура кэш-памяти
- •Реализация многопоточности
- •Интегрированный в процессор контроллер памяти
- •Новая процессорная шина qpi
- •Модульная структура процессора
- •Управление питанием и Turbo-режим
- •Технология Turbo Boost
- •Процессоры Nehalem
- •Технология txt – (Trusted Execution Technology, ранее известная как LaGrande) – защищает информацию, хранящуюся в виртуальных вычислительных средах.
- •24.Семейство процессоров Intel Westmere.
- •25. Иерархическая структура памяти эвм.
- •26.Способы организации кэш-памяти.
- •Прямое распределение
- •Полностью ассоциативное распределение
- •Частично ассоциативное распределение
- •27.Принципы организации оперативной памяти.
- •28.Методы повышения пропускной способности оп. Методы повышения пропускной способности оп
- •29. Методы управления памятью
- •30.Организация виртуальной памяти.
- •31.Общая характеристика и классификация интерфейсов эвм.
- •32.Способы организации передачи данных.
- •Программно-управляемая передача данных
- •Передача по запросу прерывания от пу
- •Прямой доступ к памяти (пдп)
- •33. Системная организация компьютеров на базе современных чипсетов
- •34.Архитектуры вычислительных систем. Сильносвязанные и слабосвязанные многопроцессорные системы. Архитектуры вычислительных систем
- •Сильносвязанные многопроцессорные системы
- •Архитектура smp
- •Слабосвязанные многопроцессорные системы
Данные типа указатель
Указатель содержит величину, которая определяет адрес фрагмента данных. Поддерживается два типа указателей, приведенных на рис.2.7.
4 |
7 +5 |
+ 4 |
+ 3 |
+ 2 |
+ 1 |
0 |
0 |
|
|||||||
|
|
|
|
|
|
|
|
Длинный указатель (дальний) |
|||||||
|
|
|
|
|
|
|
|
|
|||||||
|
селектор 16 р. |
смещение 32 р. |
|
|
|||||||||||
|
|
3 |
1 + 3 |
+ 2 |
+ 1 |
0 |
0 |
|
|||||||
|
|
|
|
|
|
|
|
Короткий указатель (ближний) |
|||||||
|
|
|
|
|
|
|
|
|
|||||||
|
|
|
смещение 32 р. |
|
|
Рис.2.7. Данные типа указатель
Данные ММХ-технологии
Целочисленные данные могут быть как со знаком, так и без знака (рис.2.8).
Рис.2.8. Данные ММХ-технологии
Данные SSE-расширения
На рис. 2.9 приведен 128-разрядный формат упакованных данных с плавающей точкой одинарной точности.
Рис.2.9. Данные SSE-расширения
Данные расширения SSE2
На рис. 2.10 приведен 128-разрядный формат упакованных данных с плавающей точкой с двойной точностью.
Рис.2.10. Данные SSE2 расширения с плавающей запятой
127
Рис.2.11. Целочисленные данные SSE2 расширения
Данные в IA-64
В IA-64 поддерживается 6 типов данных, в том числе три формата, используемых ранее (одинарная, двойная и расширенная точность), 82-разрядный формат данных с плавающей точкой (рис) и 64-разрядные целые – со знаком и без знака.
-
81
63 0
S
Порядок 17 р.
Мантисса
Теги и дескрипторы.
Каждое хранящееся в памяти слово снабжается тегом. Дескрипторы – служебные слова, содержащие описание массивов данных и команд.
Тег
Данные
Рис.2.13. Структура описания данных: а - с теговой организацией памяти; б - дескриптор данных
Дескриптор содержит сведения о размере массива, его местоположени, и пр. На рис 2.13.а изображен дескриптор, где А – адрес начала массива; L– его длина; X– индекс; Ук – группа указателей. Обращение к информации в памяти производится через дескрипторы. Адресация информации может осуществляться с помощью цепочки дескрипторов, многомерные массивы данных лучше описываются древовидными структурами дескрипторов.