- •ОрГэвм - Ответственные
- •1. Развитие и классификация однопроцессорных архитектур компьютеров.
- •2.Конвейерная обработка команд
- •3. Cуперскалярная обработка команд.
- •4. Классификация архитектуры sisd
- •5. Cisc и risc-архитектуры микропроцессоров.
- •6. Vliw-архитектура компьютера и epic-концепция.
- •Vliw-архитектура
- •7. Simd-архитектура. Способы её реализации.
- •8. Многоядерные структуры процессора и многопотоковая обработка команд.
- •9. Технические и эксплуатационные характеристики эвм Производительность компьютера
- •Энергоэффективность процессора
- •10.Энергоэффективность процессора.
- •11. Классификация эвм по назначению и функциональным возможностям.
- •12. Функциональные возможности, пути развития, современные разработки супер эвм и мэйнфреймов
- •Особенности и характеристики современных мэйнфреймов
- •13.Назначение, классификация, структурная организация серверов. Серверы
- •Блейд-серверы
- •14.Классификация, структурная организация персональных компьютеров.
- •15.Функциональные возможности, назначение, платформы рабочих станций.
- •16.Типы данных интеловских процессоров.
- •Данные типа указатель
- •Теги и дескрипторы.
- •17. Структура и форматы команд эвм
- •18.Способы адресации информации в эвм.
- •Базирование способом суммирования:
- •Относительная адресация с совмещением составляющих aи:
- •Индексная адресация
- •Стековая адресация:
- •19.Принципы организации системы прерывания программ.
- •21.Стратегия развития процессоров Intel.
- •22.Особенности процессорной микроархитектуры Intel Core.
- •23.Микроархитектура Intel Nehalem. Микроархитектура Intel Nehalem
- •Усовершенствования вычислительного ядра
- •Новая структура кэш-памяти
- •Реализация многопоточности
- •Интегрированный в процессор контроллер памяти
- •Новая процессорная шина qpi
- •Модульная структура процессора
- •Управление питанием и Turbo-режим
- •Технология Turbo Boost
- •Процессоры Nehalem
- •Технология txt – (Trusted Execution Technology, ранее известная как LaGrande) – защищает информацию, хранящуюся в виртуальных вычислительных средах.
- •24.Семейство процессоров Intel Westmere.
- •25. Иерархическая структура памяти эвм.
- •26.Способы организации кэш-памяти.
- •Прямое распределение
- •Полностью ассоциативное распределение
- •Частично ассоциативное распределение
- •27.Принципы организации оперативной памяти.
- •28.Методы повышения пропускной способности оп. Методы повышения пропускной способности оп
- •29. Методы управления памятью
- •30.Организация виртуальной памяти.
- •31.Общая характеристика и классификация интерфейсов эвм.
- •32.Способы организации передачи данных.
- •Программно-управляемая передача данных
- •Передача по запросу прерывания от пу
- •Прямой доступ к памяти (пдп)
- •33. Системная организация компьютеров на базе современных чипсетов
- •34.Архитектуры вычислительных систем. Сильносвязанные и слабосвязанные многопроцессорные системы. Архитектуры вычислительных систем
- •Сильносвязанные многопроцессорные системы
- •Архитектура smp
- •Слабосвязанные многопроцессорные системы
ОрГэвм - Ответственные
Максимов Дмитрий 4. Классификация архитектуры SISD. 12.Функциональные возможности, пути развития, современные разработки супер ЭВМ и мэйнфреймов. 17.Структура и форматы команд ЭВМ. 20.Регистровые структуры процессоров IA-32, AMD64 (Intel64), IA-64. 22.Особенности процессорной микроархитектуры Intel Core. 29.Методы управления памятью 33.Системная организация компьютеров на базе современных чипсетов. Якимова Лена 2. Конвейерная обработка команд. 5. CISC и RISC-архитектуры микропроцессоров. 9. Технические и эксплуатационные характеристики ЭВМ. 16.Типы данных интеловских процессоров. 26.Способы организации кэш-памяти. 31.Общая характеристика и классификация интерфейсов ЭВМ. Лозяк Алексей 3. Cуперскалярная обработка команд. 6. VLIW-архитектура компьютера и EPIC-концепция. 13.Назначение, классификация, структурная организация серверов. 19.Принципы организации системы прерывания программ. 23.Микроархитектура Intel Nehalem. 28.Методы повышения пропускной способности ОП. 34.Архитектуры вычислительных систем. Сильносвязанные и слабосвязанные многопроцессорные системы. Шкарин Андрей, Шкарин Роман 1. Развитие и классификация однопроцессорных архитектур компьютеров. 7. SIMD-архитектура. Способы её реализации. 8. Многоядерные структуры процессора и многопотоковая обработка команд. 10.Энергоэффективность процессора. 11.Классификация ЭВМ по назначению и функциональным возможностям. 14.Классификация, структурная организация персональных компьютеров. 15.Функциональные возможности, назначение, платформы рабочих станций. 18.Способы адресации информации в ЭВМ.
21.Стратегия развития процессоров Intel. 24.Семейство процессоров Intel Westmere. 25.Иерархическая структура памяти ЭВМ. 27.Принципы организации оперативной памяти. 30.Организация виртуальной памяти. 32.Способы организации передачи данных.
ОРГэвм
ОРГэвм - Ответственные 1
1. Развитие и классификация однопроцессорных архитектур компьютеров. 3
2.Конвейерная обработка команд 4
3. Cуперскалярная обработка команд. 5
4. Классификация архитектуры SISD 6
5. CISC и RISC-архитектуры микропроцессоров. 7
6. VLIW-архитектура компьютера и EPIC-концепция. 8
7. SIMD-архитектура. Способы её реализации. 10
8. Многоядерные структуры процессора и многопотоковая обработка команд. 11
9. Технические и эксплуатационные характеристики ЭВМ 12
10.Энергоэффективность процессора. 14
11. Классификация ЭВМ по назначению и функциональным возможностям. 14
12. Функциональные возможности, пути развития, современные разработки супер ЭВМ и мэйнфреймов 15
13.Назначение, классификация, структурная организация серверов. 17
14.Классификация, структурная организация персональных компьютеров. 19
15.Функциональные возможности, назначение, платформы рабочих станций. 19
16.Типы данных интеловских процессоров. 20
17. Структура и форматы команд ЭВМ 24
18.Способы адресации информации в ЭВМ. 25
19.Принципы организации системы прерывания программ. 29
21.Стратегия развития процессоров Intel. 33
22.Особенности процессорной микроархитектуры Intel Core. 34
23.Микроархитектура Intel Nehalem. 35
Технология TXT – (Trusted Execution Technology, ранее известная как LaGrande) – защищает информацию, хранящуюся в виртуальных вычислительных средах. 39
24.Семейство процессоров Intel Westmere. 40
25. Иерархическая структура памяти ЭВМ. 40
26.Способы организации кэш-памяти. 41
Недостатки: Все блоки с одинаковым индексом не могут находиться в кэше одновременно. В то время как операция чтения соседних ячеек памяти является довольно распространённой. 42
Недостатки: Ассоциативная память работает последовательно, поэтому ассоциативный кэш более медленный. Ассоциативная память должна содержать в себе дополнительную информацию об адресах кэш-памяти данных. Эти затраты делают ассоциативную кэш-память более дорогой. 43
28.Методы повышения пропускной способности ОП. 47
29. Методы управления памятью 51
30.Организация виртуальной памяти. 52
31.Общая характеристика и классификация интерфейсов ЭВМ. 56
32.Способы организации передачи данных. 58
33. Системная организация компьютеров на базе современных чипсетов 59
34.Архитектуры вычислительных систем. Сильносвязанные и слабосвязанные многопроцессорные системы. 60