- •Глава_5 Синтез последовательностных схем (элементов памяти), используемых в качестве элементной базы в мп сау.
- •5.1 Синтез асинхронных триггеров.
- •5.1.1 Синтез первой минимальной формы для запоминающего элемента.
- •5.2 Синтез второй минимальной формы при построении запоминающего элемента.
- •Лабораторный практикум №5.1.
- •Лабораторный практикум №5.2.
- •Лабораторный практикум №5.3
- •5.3 Синхронные элементы памяти, используемые в мп сау.
- •5.3.1 Синтез двухступенчатого элемента памяти, работающего в парафазном коде.
- •5.4 Синхронные элементы памяти для последовательных регистров (d - триггеры).
- •5.5 Синтез двухступенчатого т - триггера.
- •5.5.1. Синхронный т - триггер на элементах и-не.
- •5.5.2. Синтез комбинированного rst – триггера
- •Лабораторный практикум № 5.4.
- •5.6 Универсальные элементы памяти. Принцип организации специальных элементов памяти на базе универсальных.
- •5.6.1 Синтез универсального jk – триггера.
- •Лабораторный практикум №5.5.
- •Вопросы для самоконтроля знаний по материалам главы 5.
5.5 Синтез двухступенчатого т - триггера.
Т - триггеры используют в управляющих устройствах МП САУ для генерации последовательных кодов, используемых в дальнейшем после дешифрации, для формирования управляющих сигналов операционных блоков. Следовательно, основным требованием к такому элементу является повышенная надежность, хранения и передачи двоичной информации. Это обеспечивается двухступенчатым принципом организации такого элемента.
5.5.1. Синхронный т - триггер на элементах и-не.
Синхронный Т - триггер, построенный по двухступенчатой схеме (рис.5.11), представляет собой последовательность RS - триггеров, в которой в качестве информационного сигнала ступени RS1, используются сигналы синхронизации СС, а ступени RS2 – инверсный сигнал синхронизации СС.
Рис.5.11 Схема двухступенчатого синхронногоT –триггера.
Информационный сигнал ступени RS1 - Т преобразовывается в выходные сигналы входной логики ступени RS1 следующим образом:
Запаздывание переключения первой ступени RS1 должно быть согласовано с длительностью сигнала синхронизации и не превосходить последнюю по величине, так как состояние первой ступени RS1 переписывается в ступень RS2, работающую на внешнюю нагрузку по окончании действия сигнала синхронизации. Выходные сигнала логической части RS2 равны :
При
фиксированных значениях задержек в
элементах И-НЕ быстродействие счетного
триггера определяется длительностью
сигнала синхронизации, которая в
идеальном случае должна быть не меньше
максимально фиксированного запаздывания
на элементе И-НЕ
.
5.5.2. Синтез комбинированного rst – триггера
Синтез выполняется по двухступенчатой схеме на элементах И – НЕ.
Уравнения запрета и функция переходов выглядят следующим образом:
Входная логика первой ступени комбинированного RST – триггера сформирована на основе двухступенчатого Т – триггера, а сам триггер имеет вид рис.5.12.
Рис.5.12 Схема комбинированного RST - триггера
Лабораторный практикум № 5.4.
Задание 5.4.1:
а) Синтезировать Т–триггер на элементах ИЛИ-НЕ по двухступенчатой схеме и построить временные диаграммы, управляющих сигналов z1, z2, z3, z4 и выходные сигналы триггера как функции от информационного сигнала и сигнала синхронизации с учетом всех действующих обратных связей.
С
интезированный
T
- триггшер
Временные диаграммы работы Т-триггера:
Запаздывание переключения первой ступени RS1 должно быть согласовано с длительностью сигнала синхронизации и не превосходить последнее по величине, так как состояние первой ступени RS1 переписывается в ступень RS2, работающую на внешнюю нагрузку по окончании действия сигнала синхронизации.
Переключение сигнала на выходе происходит по заднему фронту сигнала СС и при наличии сигнала Т.
Задание 5.4.2
б) Синтезировать комбинированный RST - триггер, построенный по двухступенчатой схеме на элементах или – не и тестировать его работу по каждому из информационных входов R, T, S с учетом выполнения условий: Rn & Sn = 0; Rn & Tn = 0; Sn & Tn = 0 .
Синтезированный RST –триггер
Временные диаграммы работы RST-триггера:
Переключение сигнала на выходе происходит по заднему фронту сигнала СС и при присутствии сигнала Т, или R, или S.
