2. Порядок выполнения работы
Задание 1. Исследование RS-триггера. Запустите программу Electronics Workbench. Разработайте схему по рис. 3. Включите схему. Последовательно подайте на входы схемы следующие комбинации сигналов: 1) R=1, S=0; 2) R=0, S=0; 3) R=0, S=1; 4) R=0, S=0. Для каждого перехода (изменения состояния или сохранения предыдущего) нарисуйте отдельный граф перехода. По результату эксперимента заполните таблицу 1.
рис.3. RS-триггер на элементах ИЛИ-НЕ
рис.4. RS-триггер на элементах И-НЕ
Таблица 1. Переходы RS-триггера на элементах ИЛИ-НЕ
Q (t) |
Q (t+1) |
R |
S |
0 |
|
0 |
0 |
0 |
|
1 |
0 |
0 |
|
0 |
0 |
1 |
|
1 |
0 |
1 |
|
0 |
0 |
1 |
|
0 |
1 |
Разработайте схему по рис. 4. Включите схему. Последовательно подайте на входы схемы следующие комбинации сигналов: 1) R=1, S=0; 2) R=1, S=1; 3) R=0, S=1; 4) R=1, S=1. Для каждого перехода (изменения состояния или сохранения предыдущего) нарисуйте отдельный граф перехода. По результату эксперимента заполните таблицу 2.
Таблица 2. Переходы RS-триггера на элементах И-НЕ
Q (t) |
Q (t+1) |
R |
S |
0 |
|
1 |
1 |
0 |
|
1 |
0 |
0 |
|
1 |
1 |
1 |
|
1 |
0 |
1 |
|
1 |
1 |
1 |
|
0 |
1 |
Задание 2. Исследование JK-триггера. Разработайте схему по рис. 5. Включите схему. Подавая различные сигналы на входы J, K, C, R, S, наблюдайте за состоянием выходов. По результатам эксперимента заполните таблицу 3.
Таблица 3. Назначение входов исследуемого JK-триггера
Вход |
Назначение |
Активный уровень (0, 1, задний/передний фронт) |
J |
|
|
K |
|
|
C |
|
|
R |
|
|
S |
|
|
После заполнения таблицы установите S=R=0 и подавайте остальные входные сигналы по временной диаграмме, изображенной на рис. 6. Достройте временную диаграмму.
рис. 5. Схема исследования синхронного JK-триггера
Рис. 6. Временная диаграмма исследования синхронного JK-триггера
Задание 3. Исследование D-триггера. Разработайте схему по рис. 7. Включите схему. Подавая различные сигналы на входы D, C, R, S, наблюдайте за состоянием выходов. Затем, подавая входные сигналы по временной диаграмме на рис. 8, достройте временную диаграмму.
рис. 7. Схема исследования синхронного D-триггера
Рис. 8. Временная диаграмма исследования синхронного D-триггера
Задание 4. Исследование счетчика на D-триггерах. Откройте файл sch6_01.ewb (рис. 10). Включите схему. Подавая счетные импульсы (ключ С), наблюдайте состояние выходов при помощи логических пробников и семисегментного индикатора. Составьте временную диаграмму работы исследуемого счетчика (рис. 9). Обратите внимание на сигналы, формируемые инверсными выходами триггеров. Определите коэффициент счета счетчика.
Рис. 9. Временная диаграмма исследования счетчика
рис 10. Схема исследуемого счетчика
Задание 5. Синтезировать счетчик с параллельным переносом на указанном синхронном триггере по своему варианту (см. табл. 4).
Реализовать в программе Electronics Workbench синтезированный счетчик и проверить правильность его функционирования.
Таблица 4. Варианты заданий
Вариант |
1 |
2 |
3 |
4 |
5 |
6 |
Коэффициент счета счетчика |
6 |
7 |
5 |
5 |
7 |
6 |
Тип триггера |
D |
JK |
JK |
D |
D |
JK |
Тип счетчика |
суммирующий |
вычитающий |
суммирующий |
вычитающий |
вычитающий |
суммирующий |
Задание 6. Ответьте устно на контрольные вопросы.
