
- •Кодирование символьной информации.
- •Кодирование графической информации.
- •Понятие архитектуры и структуры компьютера.
- •Принципы (архитектура) фон Неймана.
- •Принцип двоичного кодирования.
- •Основные типы архитектур эвм.
- •Структура процессора. Регистры процессора: сущность, назначение, типы.
- •Структура команды процессора. Понятие рабочего цикла, рабочего такта. Классификация команд.
- •Арифметико-логическое устройство (алу): назначение и классификация.
- •Интерфейсная часть процессора: назначение, состав, функционирование.
- •Иерархическая структура памяти. Основная память эвм. Организация оперативной памяти. Виды адресации.
- •Линейная, страничная, сегментная память.
- •Плоская и многосегментная модель памяти.
- •Динамическая память. Принцип работы. Обобщенная структурная схема памяти.
- •Статическая память. Разновидности статической памяти.
- •Устройства специальной памяти: постоянная память (пзу), перепрограммируемая постоянная память (флэш-память), видеопамять.
- •Понятие интерфейса.
- •Системная плата: архитектура и основные разъемы.
- •Внутренние интерфейсы пк: шины isa, eisa, vcf, vlb, pci, agp и их характеристики.
- •Внешние интерфейсы компьютера.
- •Режимы работы процессора.
- •Основные характеристики процессоров. Совместимость процессоров.
Динамическая память. Принцип работы. Обобщенная структурная схема памяти.
DRAM (dynamic random access memory) — тип энергозависимой полупроводниковой памяти с произвольным доступом (RAM), также запоминающее устройство, наиболее широко используемое в качестве ОЗУ современных компьютеров.
Физически память DRAM состоит из ячеек, созданных в полупроводниковом материале, в каждой из которых можно хранить определённый объём данных, строку от 1 до 4 бит. Совокупность ячеек такой памяти образуют условный «прямоугольник», состоящий из определённого количества строк и столбцов. Один такой «прямоугольник» называется страницей, а совокупность страниц называется банком. Весь набор ячеек условно делится на несколько областей.
Как запоминающее устройство, DRAM-память представляет собой модуль различных конструктивов, состоящий из электрической платы, на которой расположены микросхемы памяти и разъём, необходимый для подключения модуля к материнской плате.
Физически DRAM-память представляет собой набор запоминающих ячеек, которые состоят из конденсаторов и транзисторов, расположенных внутри полупроводниковых микросхем памяти[1].
При отсутствии подачи электроэнергии к памяти этого типа происходит разряд конденсаторов, и память опустошается (обнуляется). Для поддержания необходимого напряжения на обкладках конденсаторов ячеек и сохранения их содержимого, их необходимо периодически подзаряжать, прилагая к ним напряжения через коммутирующие транзисторные ключи. Такое динамическое поддержание заряда конденсатора является основополагающим принципом работы памяти типа DRAM. Конденсаторы заряжают в случае, когда в «ячейку» записывается единичный бит, и разряжают в случае, когда в «ячейку» необходимо записать нулевой бит.
Важным элементом памяти этого типа является чувствительный усилитель-компаратор (англ. sense amp), подключенный к каждому из столбцов «прямоугольника». Он, реагируя на слабый поток электронов, устремившихся через открытые транзисторы с обкладок конденсаторов, считывает всю строку целиком. Именно строка является минимальной порцией обмена с динамической памятью, поэтому обмен данными с отдельно взятой ячейкой невозможен.
Статическая память. Разновидности статической памяти.
Статическая оперативная память с произвольным доступом (SRAM, static random access memory) — полупроводниковая оперативная память, в которой каждый двоичный или троичный разряд хранится в схеме с положительной обратной связью, позволяющей поддерживать состояние сигнала без постоянной перезаписи, необходимой в динамической памяти (DRAM). Тем не менее, сохранять данные без перезаписи SRAM может только пока есть питание, то есть SRAM остается энергозависимым типом памяти. Произвольный доступ (RAM — random access memory) — возможность выбирать для записи/чтения любой из битов (тритов) (чаще байтов (трайтов), зависит от особенностей конструкции), в отличие от памяти с последовательным доступом (SAM — sequental access memory).
Двоичная SRAM(Типичная ячейка статической двоичной памяти (двоичный триггер) на КМОП-технологии состоит из двух перекрёстно (кольцом) включённых инверторов и ключевых транзисторов для обеспечения доступа к ячейке (рис. 1.). Часто для увеличения плотности упаковки элементов на кристалле в качестве нагрузки применяют поликремниевые резисторы. Недостатком такого решения является рост статического энергопотребления.)
Троичная SRAM (Один логический элемент 2ИЛИ-НЕ состоит из двух двухзатворных транзисторов, три — из шести, плюс три транзистора доступа, всего — девять транзисторов на одну трёхразрядную ячейку памяти.)