
- •Глава 3. Временное группообразование или мультиплексирование в цсп икм-врк
- •3.1. Иерархии и стандарты цсп икм-врк
- •3.2 Объединение цифровых потоков в плезиохронной цифровой иерархии
- •3.2.1. Построение цикла первичного цифрового потока е1
- •3.2.2. Построение цикла первичного цифрового потока ds1
- •3.3. Асинхронное объединение цифровых потоков
- •3.3.1. Временные сдвиги и неоднородности. Согласование скоростей
- •3.3.2. Методы асинхронного объединения цифровых потоков
- •3.3.3. Структурная схема овг с асинхронным объединением цифровых потоков
- •3.3.4. Формирование структуры цикла передачи
- •3.4. Синхронное объединение цифровых потоков
- •3.4.1. Синфазно-синхронное объединение и разделение цифровых потоков
- •3.4.2. Синхронное объединение цифровых потоков
- •3.5. Функциональные узлы оборудования временного группообразования
- •3.5.1. Запоминающее устройство
- •3.5.2. Временной детектор
- •3.5.3. Передатчик и приемник команд согласования скоростей
- •3.5.4. Устройство фазовой автоподстройки частоты
- •3.6. Объединение цифровых потоков в синхронной цифровой иерархии
- •3.6.1. Формирование stm-1 на основе компонентного потока е1
- •3.6.2. Формирование stm-1 на основе компонентного потока ез
- •3.6.3. Формирование stm-1 на основе компонентного потока е4
- •3.6.4. Формирование stm-1 на основе потока ds1 североамериканского стандарта
- •3.6.5. Формирование stm-1 на основе потока ds2 североамериканского стандарта
- •3.6.6. Формирование stm-1 на основе потока ds3 североамериканского стандарта
- •3.7. Функциональные блоки аппаратуры sdh 3.7.1. Общие положения
- •3.7.2. Структура терминального мультиплексора для формирования stm-1 на основе компонентного потока е1
- •3.7.3. Структура терминального мультиплексора для формирования stm-1 на основе потока е4
- •3.7.4. Управление в аппаратуре синхронной цифровой иерархии
- •3.7.5. Обобщенная структурная схема терминального мультиплексора уровня stm-1
- •Вопросы для самоконтроля
3.5.2. Временной детектор
Временной детектор (ВД) предназначен для контроля ВИ между моментами записи и считывания в оборудовании временного группообразования.
В
передающей части блока асинхронного
сопряжения для определения момента
возникновения и знака неоднородности
используется цифровой
временной
детектор. В таком детекторе (рис. 3.18)
одноименные выходы распределителей
записи и считывания подключены к
раздельным входам триггера. Выходы
последнего соединены с логическими
элементами
на
другие входы которых подаются контрольные
импульсные последовательности с
распределителя считывания.
Временное положение контрольных последовательностей выбирается таким образом, что, когда временной интервал между импульсными последовательностями записи и считывания достигает величины, достаточной для согласования скоростей, на входе одного из элементов И (в зависимости от знака согласования) происходит совпадение положительного импульса с выхода триггера Т и контрольного импульса.
На рис. 3.19,а приведены временные диаграммы, иллюстрирующие работу ВД для формирования потока Е2 при отсутствии согласования ско-
Рис. 3.18. Цифровой временной детектор
Рис. 3.19. Диаграмма работы цифрового временного детектора при отсутствии согласования скоростей (а), отрицательном согласовании скоростей (б) и положительном согласовании скоростей (в)
ростей (вставок). Триггер Г управляется сигналами с пятых выходов распределителей записи и считывания. Контрольные последовательности снимаются с третьего и пятого выходов считывания, причем контрольная последовательность с пятого выхода распределителя считывания задержана на половину тактового интервала. Импульсная последовательность с третьего выхода распределите.чя соответствует по времени нулевому состоянию первого плеча триггера, а импульсная последовательность с пято-
Рис. 3.20. Аналоговый временной детектор
го
выхода распределителя - нулевому
состоянию второго плеча триггера. В
результате на выходах логических
элементов
будет нулевой сигнал.
При
отрицательном согласовании скоростей
(рис. 3.19,6) импульсная последовательность
с пятого выхода распределителя считывания
совпадает с единичным состоянием
второго плеча триггера Г, в результате
чего формируется сигнал на выходе схемы
При
положительном согласовании скоростей
(рис. 3.19,в)
импульсная
последовательность с третьего выхода
распределителя считывания совпадает
с единичным состоянием первого плеча
триггера Т
и
формирует сигнал на выходе схемы
В системах с односторонним согласованием скоростей предусматривается одна схема совпадения.
В тракте приема оборудования асинхронного сопряжения для определения текущего значения временного интервала между моментами записи и считывания используется аналоговый временной детектор (рис. 3.20). В таком детекторе, так же как и в цифровом, импульсные последовательности с одноименных выходов распределителей записи и считывания подаются на раздельные входы триггера Г, скважность импульсов на выходе которого характеризует взаимное временное положение сигналов записи и считывания.
Сигнал с выхода триггера подается на вход фильтра нижних частот (ФНЧ). На выходе ФНЧ вырабатывается напряжение, знак и величина которого определяются разностью длительностей положительных и отрицательных импульсов на выходе триггера Т.
Когда
временной интервал между моментами
записи и считывания равен требуемому
значению, скважность сигнала на выходе
триггера (рис. 3.21,а) равна двум, а напряжение
на выходе ФНЧ
.
Когда значение временного интервала
между моментами записи и считывания
отличается от требуемого, скважность
сигнала на выходе триггера уменьшается
или увеличивается (в зависимости от
знака изменения временного интервала),
и на выходе временного детектора
вырабатывается сигнал (рис. 3.21,6,в),
характеризующий величину и знак этого
отклонения.
Рис. 3.21. Диаграммы работы аналогового временного детектора