Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
шпоргалка / вмс / ВМС 2014.doc
Скачиваний:
7
Добавлен:
26.01.2019
Размер:
348.67 Кб
Скачать

5. Счетчики (определение основные характеристики). Реверсивный счетчик

описание входных сигналов, режимы работы.

Счетчик – это узел ЭВМ, который осуществляет счет и хранение кода числа подсчитанных сигналов. Внутреннее состояние счетчика характеризуется коэффициентом пересчета К, определяющим число его устойчивых состояний. Основные параметры счетчика:

- разрешающая способность - минимальное время между двумя сигналами, которые надежно фиксируются счетчиком.

-максимальное быстродействие счетчика - величина, обратная разрешающей способности и равная числу сигналов, фиксируемых счетчиком в единицу времени.

- информационная емкость - максимальное число сигналов, которые могут быть посчитаны счетчиком.

Счетчики делятся на счетчики с естественным порядком изменения состояния, в которых значение кода каждого последующего состояния отличается на 1 от предыдущего, и счетчики с произвольным изменением состояния, в этом случае значения кодов соседних сигналов могут отличаться более чем на 1.

Р ис. 4 реверсивный счетчик

В данном счетчике межразрядные связи выполнены на элементах И-ИЛИ-НЕ. Значение сигнала на управляющем входе V=1 – определяет режим сложения, V=0 - режим вычитания. V – управляющий вход.

Если V=1, R=0, происходит установка всех разрядов счетчика в нулевое состояние. Если V=0, R=1, установка всех разрядов в единичное состояние.

По быстродействию данный счетчик работает медленнее, чем вычитающий или суммирующий

6.Сумматоры (определение, описание входов и выходов). Схема и

переключательная функция полного сумматора.

В цифровой вычислительной технике используются одноразрядные суммирующие схемы с двумя и тремя входами, причём первые называютсяполусумматорами, а вторые — полными одноразрядными сумматорами. Полусумматоры могут использоваться только для суммирования младших разрядов чисел. Полные одноразрядные сумматоры имеют дополнительный третий вход, на который подаётся перенос из предыдущего разряда при суммировании многоразрядных чисел.

Из рассмотренного в § 3.2 принципа сложения многоразрядных двоичных чисел следует, что в каждом из разрядов производятся однотипные действий: определяется цифра суммы путем сложения по модулю 2 цифр слагаемых и поступающего в данный разряд переноса и формируется перенос, передаваемый в следующий разряд. Эти действия реализуются одноразрядным двоичным сумматором. Символическое изображение такого сумматора показано на рис. 9.61.а. Он имеет три входа для подачи цифр разрядов слагаемых , и переноса на выходах формируются сумма и перенос , предназначенный для передачи в следующий разряд.

А)

Б)

рис 9.61

В одноразрядном сумматоре могут предусматриваться входы для подачи как прямых , , , так и инверсных значений , , входных переменных, а также выходы, на которых формируются инверсные значения выходных переменных. Пример такого одноразрядного сумматора приведен на рис. 9.61,6.

В табл. 9.34 показано функционирование одноразрядного сумматора. Пользуясь этой таблицей истинности, запишем логические выражения для выходных величин и в базисе И-ИЛИ-НЕ:

;

Более простая схема сумматора может быть реализована с  учетом соотношения : сигнал суммы  (S) равен  единице,  если  только один входной сигнал (А, В, С) равен единице и  отсутствует  перенос (Р) или все три входных сигнала равны единице : _     _     _ S = A P + B P + C P + A B C                       (3.7)

Соседние файлы в папке вмс