- •1. Архитектура эвм. Осн-е хар-ки
- •2. Базовые топологии сети. Общая шина
- •3. Базовые топологии. Звезда.
- •4. Базовые топологии. Кольцо
- •6. Виды лвс. ''клиент-сервер''
- •7. Иерархическая структура по
- •8. Классиф-я телеком. Вс
- •9. Классификация эвм.
- •10. Кодирование чисел в эвм
- •11. Конвейериз-я вычисл. Технологии mmx и 3d Now!
- •Предсказатель переходов
- •Статическое предсказание
- •Динамическое предсказание
- •13 Логические операции. Основные правила алгебры логики
- •14. Локальные вычислительные сети (лвс)
- •15. Математический сопроцессор
- •16. Мама совр. Пэвм. Основные элементы
- •17. Методы доступа. По приоритету запроса
- •18. Методы доступа. С передачей маркера
- •19. Методы доступа . Множ. Доступ с контролем несущей
- •21. Назначение и состав по вс
- •24. Общее уст-во эвм
- •25. Аппаратная реализация оп
- •26. Ram. Назначение. Лог. Распределение
- •27. Переферийные уст-ва
- •28. Пакетная орг-я передачи данных
- •29. Платы сетевого адаптера
- •Коаксиальный кабель
- •Типы коаксиальных кабелей
- •Тонкий коаксиальный кабель
- •Толстый коаксиальный кабель
- •Витая пара
- •Неэкранированная витая пара
- •Экранированная витая пара
- •Компоненты кабельной системы
- •Оптоволоконный кабель
- •Строение
- •31. Представление чисел в эвм с плавающей точкой
- •32. Представление чисел в эвм с фиксированной точкой
- •33. Принципы и режимы работы эвм
- •34. Принципы построения эвм
- •35. Принципы работы и типы протоколов
- •39. Система команд эвм
- •40. Системное по
- •41. Системные ресурсы пэвм. Dma
- •42. Системные ресурсы пэвм. Линии запросаов на прер-е
- •43. Сиситемы счисления. Позиционная сс
- •44. Способы адресации в эвм
- •45. Стек протоколов tcp/ip
- •46. Требования к разработке по
- •47. Представл инфо. Способы передачи данных
- •48. Функ Сетевого Адаптера. Специализированные платы са
- •50. Цп. Назнач-е и осн. Хар-ки
- •51. Шины эвм
- •52. Эволюция эвм. Аналоговые и цифровые уст-ва.
- •54. Взаимод-е узлов и уст-в в эвм при выполн-и осн. Команд
24. Общее уст-во эвм
ЭВМ – сов-ть технич. (в основном электронных) ср-в предназ-ых для автомат. обработки дискретных сообщ-й по треб-ому алгоритму. Любая ЭВМ содержит сл. осн. устр-ва: *арифметико-логическое уст-во (АЛУ); *уст-во упр-я (УУ); *уст-во ввода данных и вывода рез-тов (УВВ); *память. АЛУ выполняет арифм. и логич. операции над поступающими в него двоичн. кодами (команд и данных). УУ под возд-ем поступающих дан-х автомат-ки коорд-ет работу всех уст-в ЭВМ посредством своевременной выдачи на них упр-щих сигналов (предписывает АЛУ выполн-е опр-ных оп-ций, упр-ет обменом м/у памятью и процессором, упр-ет работой УВВ) Память состоит из запомин. устр-в, предназ-на для хр-я алгоритма обработки дан-х и самих дан-х.
25. Аппаратная реализация оп
Аппаратно ОП реал-ся в виде набора микросхем в едином планетарном корпусе, т.е. модуле памяти. Кажд. модуль уст-ся в спец разъём(слот). Неск. слотов объед-ся в группу – банк памяти. Сущ след. модули: 1) SIMM – модули 72-контактные. Обмен данными между ними и процессором осущ-ся по 32 системной шине. 2)DIMM – Модули 168 контактные. Частота системной шины 64. На текущий момент времени на всех модулях DIMM устан-ся микросхема энергонезависимой памяти, кот. наз-ся SDD, в кот. нах-ся инфо. о модуле и его производителе. 3) RIMM 184 контактная, работали с 64 разрядной скоростной (400Mhz) шиной. Были предназначены для уст-ки на мат. платы INTEL.
26. Ram. Назначение. Лог. Распределение
Лог. распред-е ОП опред-ся применяемой ОС и особ-тями аппарат. реализации. Можно выделить 5 важнейших лог. обл-тей памяти: стандартная ОП, UMA, HMA, XMS, EMS. В станд. RAM расп-ся: 1. табл. векторов прерываний, в кот. нах-ся адреса сервис. ПРГ, входящих в состав ОС; 2. обл-ть данных BIOS (счетчик таймера, буфер клавиатуры и т.д.); 3. обл-ть ОС, в кот. размещ-ся часть ядра ОС (command.com). Далее все принадлежит только ПРГ и данным (граница 640 Кб). После границы 640 Кб ОП стан-ся аппаратной. Здесь нах-ся инф-ция, кот. служит для сопряжения прикл. ПРГ с разл. картами расширений – UMA. Исп-ть свобод. память самост-но сис-ма не м. (выше 1 Мб). Для этого исп-ся метод EMS, появившийся в связи с тем, что для многих совр. ПРГ ОП в 640 Кб оказ-ся мало. Для реш-я этой проблемы фирмы Lotus, Intel, Microsoft создали стандарт, кот. осн-ся на т. н. переключ-и блоков памяти. Посредством адресации, реализуемой драйвером EMS м. обращ-ся к доп. памяти. Первый блок вел-ной 64 КВ непоср-но выше 1 МВ ОП обознач. HMA. Последн. лог. обл-ть памяти XMS (расшир-я) обознач. всю память выше границы 1 МВ. Чтобы иметь доступ к этой памяти необходим спец. драйвер, с пом-ю кот. дан-е пересыл-ся из станд. в расширенную и обратно. Выполн-е ПРГ, размещ-х в расшир. памяти не предусмотрено. Для вып-я д. б. пересланы в UMA. Файл подкачки: для увелич-я V памяти в ВС реал-ся концепция вирт. памяти. Суть ее закл-ся в создании на жёст. диске файла, явл-ся как бы расшир-ем ОП(файл подкачки). Когда все ячейки реал. ОП заняты, а для работы ПРГ необходима память, менеджер вирт. памяти освобождает физ. ОП, перенося часть инфо., кот. давно не исп-сь, в файл подкачки. Вирт. диск в ОП можно создать с помощью утилита RAMDRIVE.SYS.
