Скачиваний:
68
Добавлен:
12.02.2014
Размер:
164.35 Кб
Скачать
  1. Цель работы.

Исследование принципов работы ОЗУ и мультиплексного способа организации общей шины при помощи технологических карт.

  1. Оборудование.

  1. Стенд универсальный по основам АиЭВТ.

  2. Карта П6.

  3. Технологические карты VI-1, VI-2, VI-3.

III. Результаты измерений.

VI-1. Арифметико-логическое устройство (АЛУ) (рис. 1)

Рис. 1

Таблица истинности.

АЛУ

X1

X2

X3

SB1

SB3

HG1(10)

HL1

HL2

HL3

HL5

HL6

1

1

1

1

1

0

0

0

0

0

0

1

1

1

0

1

1

0

0

0

0

0

1

1

1

1

0

1

1

0

0

0

0

0

1

1

0

1

2

0

0

0

0

0

0

1

1

1

0

2

0

1

0

0

0

1

0

1

1

0

2

0

0

1

0

0

1

0

0

1

0

3

0

0

0

0

1

Схема демонстрирует работу АЛУ. В частности К155ИП3, которая работает с двумя 4-х разрядными числами. Входы «К» и «В» – два числа. Вход 5 задаёт тип операции.

VI-2. Исследование модели микропроцессора со встроенным ОЗУ

и мультиплексированием общей шины (рис. 2)

Таблица истинности.

ОЗУ

X1

X2

X3

SB1

SB2

SB3

HG1

1

1

1

1

1

1

0

1

1

1

0

1

1

1

1

1

1

0

1

1

2

1

1

0

1

1

0

2

Запись в ОЗУ

0

1

1

1

1

0

2

Чтение из ОЗУ

0

1

1

0

1

1

5

Увеличение на 3 единицы

0

1

1

1

0

1

2

Переключение ОЗУ → счётчик

1

1

0

1

0

0

5

Запись нового значения в ОЗУ

0

1

1

0

0

1

2

Находим ячейку с адресом «2» и смотрим её содержимое

0

1

1

0

0

1

5

Находим ячейку с адресом «5» и смотрим её содержимое

Данная схема показывает работу ОЗУ. Данная ОЗУ запоминает 16 4-х разрядных слова. Вход W предназначен для чтения (записи) ОЗУ.

VI-3. Исследование ОЗУ и мультиплексного способа организации

общей шины (рис. 3).

Рис. 3

Таблица истинности.

АЛУ

ОЗУ(10)

Счётчик

Мультиплексор

X1

X2

X3

X4

K

В(10)

S

F

A

W

D

Y

D

CT

V

X

Y

Z

A

HG1(10)

1

1

1

1

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

1

1

1

0

0

0

0

0

0

0

0

0

1

0

1

0

1

0

1

1

1

1

1

0

0

0

0

0

0

0

0

0

1

0

1

0

1

0

1

1

1

1

1

1

0

0

0

0

0

0

0

0

1

0

1

0

1

0

1

0

1

1

1

1

0

0

0

0

0

0

0

0

2

0

2

0

1

0

2

0

1

1

1

1

2

0

0

0

0

0

0

0

2

0

2

0

1

0

2

1

1

0

1

1

2

0

0

0

0

0

0

0

0

0

0

0

1

0

0

0

0

1

1

1

2

0

0

0

0

0

0

0

1

0

1

0

1

0

1

0

0

1

1

1

2

1

3

0

0

0

0

3

1

0

1

0

1

0

1

1

1

0

1

1

2

1

3

0

0

0

0

3

2

0

1

0

1

0

2

1

1

0

1

1

2

1

3

1

0

2

0

3

1

0

1

0

1

0

2

0

0

0

1

1

2

1

3

2

1

2

1

3

1

0

1

2

1

0

2

Запись ОЗУ

1

0

0

1

1

2

1

3

2

1

2

2

3

3

1

3

2

3

0

3

Чтение ОЗУ

1

0

0

1

1

2

1

3

2

1

2

2

3

3

1

3

2

2

1

2

Считаем из АЛУ

0

1

1

1

2

2

1

3

2

1

2

2

3

3

1

1

3

2

2

2

Перекл АЛУ на ОЗУ

0

0

1

1

2

2

1

4

2

1

2

2

4

3

0

0

3

2

2

2

Читаем из ОЗУ

0

1

1

1

2

2

1

4

2

1

2

2

4

4

1

1

4

2

4

4

Занёс в АЛУ