Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
49
Добавлен:
12.02.2014
Размер:
137.22 Кб
Скачать

БАЛАКОВСКИЙ ИНСТИТУТ ТЕХНИКИ, ТЕХНОЛОГИИ И УПРАВЛЕНИЯ

ФАКУЛЬТЕТ ИНЖЕНЕРНО-СТРОИТЕЛЬНЫЙ

КАФЕДРА УИТ

Лабораторная работа

по дисциплине

ЭВМ и вычислительные системы

Арифметическо-логическое устройство

Выполнили ст. гр. УИТ-31

Принял преподаватель

“_____” ___________2002

2002

Цель работы: знакомство с принципом работы универсального арифметическо-логического устройства (АЛУ) Реализация на стенде аналитически полученных переключательных функций.

Основные понятия

Арифметическо-логическое устройство входит в состав процессора и является операционным блоком, выполняющим арифметические и логические микрооперации, обеспечивающим прием из других устройств операндов, их преобразование и выдачу результатов преобразования в другие устройства. Арифметическо-логические устройства служат для выполнения арифметических и логических преобразований над словами, называемыми в этом случае операндами. Выполняемые в АЛУ операции можно разделить на следующие группы:

- операции двоичной арифметики для чисел с фиксированной точкой;

- операции двоичной арифметики для чисел с плавающей точкой;

- операции десятичной арифметики;

- операции специальной арифметики;

- операции над логическими кодами (логические операции);

- операции над алфавитно-цифровыми полями.

Современные ЭВМ общего назначения обычно реализуют операции всех приведенных выше групп, а микро - ЭВМ, микропроцессоры и специализированные ЭВМ часто не имеют аппаратуры арифметики чисел с плавающей точкой, десятичной арифметики и операций над алфавитно-цифровыми полями. В этом случае эти операции выполняются специальными подпрограммами. К арифметическим операциям относятся сложение, вычитание, вычитание модулей ("короткие операции") и умножение и деление ("длинные операции"). Группы логических операций составляют операции дизъюнкции (логическое ИЛИ) и конъюнкции (логическое И) над многоразрядными двоичными словами, сравнение кодов на равенство. Специальные арифметические операции включают в себя нормализацию, арифметический сдвиг (сдвигаются только цифровые разряды, знаковый разряд остается на месте), логический сдвиг (знаковый разряд сдвигается вместе с цифровыми разрядами). Параметры для АЛУ современных ЭВМ: длина слова 32 - 64 разряда (4-8 байт), скорость работы зависит от частоты процессора, в состав которого входит АЛУ, и типа выполняемых операций.

Описание работы стенда

Лабораторный стенд "Универсальное АЛУ" предназначен для действий над двумя четырехразрядными двоичными словами: А = A3A2A1A0 и В =B3B2B1B0, которые поступают на информационные входы микросхемы (рис. 1). Конкретный вид операции, выполняемой АЛУ, задается пятиразрядным кодом на управляющих входах MF3F2FiF0. Всего стенд способен выполнить 25=32 операции: 16 логических (И, И-НЕ, ИЛИ. ИЛИ-НЕ и др.) и 16 арифметических и арифметическо-логических (сложение, вычитание, сравнение Чисел и пр.). Операции сложения и вычитания проводятся с ускоренным переносом из разряда в разряд. На выходах So, S1, S2 и S3 формируются результаты логических преобразований и арифметических действий. На выходе переноса С4 образуется сигнал старшего (пятого) разряда при выполнении арифметических операций. Выходы (А=В), G, Р используются при работе АЛУ в режиме компаратора и при организации многоразрядных АЛУ. В работе данного стенда они не используются. Четырехразрядные слова А и В, подлежащие обработке, могут быть представлены в положительной либо отрицательной логике. Таблицы истинности для каждого варианта логики различны и отображены в сводной таблице 1. Уровни сигналов обозначены буквенными символами: L - низкий уровень напряжения; Н - высокий уровень напряжения. Результаты арифметических операций выражены в дополнительном коде. Как отмечалось, числа в дополнительном и в обратном коде связаны простым соотношением Nдоп = Nобр+1 или Nобр = Nдоп-1. Поэтому в тех строках таблицы, где указана операция "- 1", результат арифметических действий представлен в обратном коде. Старший разряд кода выбора операции (вход М) определяет характер действий, выполняемых АЛУ. Когда на этом входе сигнал высокого уровня, АЛУ производит логические операции поразрядно над каждой парой бит слов А и В. Внутренний перенос в этом режиме бездействует. Арифметические операции выполняются, когда на входе М установлен низкий потенциал, который является также разрешающим сигналом для переноса между разрядами. Выходной результат формируется с учетом состояния входа переноса. Оба сигнала переноса - входной С и выходной С4 - инверсные относительно сигналов на входах А и В, т.е. когда слова А и В - в положительной логике, сигналу переноса отвечает низкий уровень напряжения на соответствующем выводе (светодиод на выходе не горит), а в отрицательной логике - наоборот. Если АЛУ выполняет логическо-арифметическую операцию, логическая функция реализуется поразрядно, а арифметическая с переносом. Лицевая панель стенда состоит из таблицы функционирования АЛУ и условного графического изображения АЛУ (рис. 1) с присоединёнными к его входам переключателями и светодиодами на выходах. Все переключатели в правом положении подают на вход АЛУ логическую единицу, в левом - логический ноль. Все переключатели имеют обозначение: А и В - слова, М и F- входы для установки хода операции, С - вход приема сигнала переноса. Выходы микросхемы обозначены буквой S. Цифры при буквах обозначают разряд (цифра больше - разряд старше и наоборот). На выходах микросхем установлены светодиоды. Формирование суммы в каждом разряде производится согласно следующим переключательным функциям:

Формирование переноса в i - м разряде:

Разрешение переноса в i- м разряде.

Сумма в i- м разряде без учета переноса:

Сумма в i- м разряде с учетом переноса из младшего разряда;

.

Для включения стенда необходимо переключатель "Сеть" перевести в положение "Вкл.", при этом должен загореться зеленый светодиод "Питание".

Рисунок 1

Вывод переключательных функции:

1)

F3F2F1F0

1 1 1 1

F3F2F1F0

0 1 1 1

2)

F3F2F1F0

1 0 1 1

F3F2F1F0

0 0 1 1

3)

F3F2F1F0

1 1 0 1

F3F2F1F0

0 1 0 1

4)

F3F2F1F0

0 0 0 1

F3F2F1F0

0 1 1 1

5)

F3F2F1F0

1 1 1 0

F3F2F1F0

0 1 1 0

6)

F3F2F1F0

1 1 0 0

F3F2F1F0

1 1 1 1

7)

F3F2F1F0

0 0 0 0

F3F2F1F0

0 1 0 0

Таблица результатов проверки:

Фамилия студента

Значения МF3F2F1F0

Переключательная функция

Код слова А

A0A1A2A3

Код слова В

B0B1B2B3

Результат операции S3S2S1S0

Цифра переноса

C4

1 1 1 1

0 1 1 1

A

0 0 0 0

1 1 1 1

1 1 1 1

0 0 0 0

0 0 0 0

1 1 1 1

1

0

1 0 1 1

0 0 1 1

AvB

Логическая 1

1 0 0 1

0 1 1 0

1 0 0 1

0 1 1 0

1 0 1 1

0 0 0 0

0

1

1 1 0 1

0 1 0 1

0 0 1 1

0 1 0 1

1 1 0 0

1 0 1 0

1 1 0 0

1 0 1 0

0

0

Сербаев В.

0 0 0 1

0 1 1 1

0 0 1 0

1 1 1 0

0 0 1 0

1 1 1 0

0 0 0 1

0 0 0 0

1

1

1 1 1 0

0 1 1 0

AB

AB

0 0 1 0

0 1 1 0

1 0 1 0

0 0 0 0

0 1 0 1

0 1 1 0

0

0

1 1 0 0

1 1 1 1

Логический 0

A

0 0 0 0

0 0 1 1

0 1 1 0

0 0 1 0

1 1 1 1

1 1 0 0

1

0

Змовик В.

0 0 0 0

0 1 0 0

0 1 0 0

1 0 0 0

0 1 0 1

1 0 1 1

1 1 0 1

1 1 1 0

1

1

C=L(отрицательная логика)

Вывод: ознакомились с принципом работы универсального арифметическо-логического устройства (АЛУ) Реализовали на стенде аналитически полученные переключательные функций.

7