
- •Министерство образования российской федерации
- •Основные учебные темы дисциплины " Аппаратные средства пэвм и систем телекоммуникации"
- •1.1. Собственная электропроводность полупроводниковых материалов
- •1.2. Примесная электропроводность
- •Электронно-дырочный переход и его свойства
- •2.1. Токи в р-n переходе и их характеристики
- •2.2. Прямое включение p-n перехода
- •2.3. Обратное включение p-n перехода
- •3. Структура диодов . Точечные и плоскостные диоды
- •3.1. Точечные диоды
- •3.2. Плоскостные диоды
- •3.3. Выпрямительные диоды
- •4. Транзисторы
- •4.1. Биполярные транзисторы
- •4.2. Схемы включения биполярного транзистора и режимы его работы
- •4.3. Работа биполярного транзистора в активном режиме
- •4.4. Токи биполярного транзистора
- •4.5. Усилительные свойства биполярного транзистора
- •5 . Логические элементы в интегральном исполнении
- •5.1. Логический элемент и - не диодно-транзисторной логики (дтл)
- •5. 2. Логический элемент и – не транзисторно-транзисторной логики (ттл)
- •5.3. Логический элемент или - не n-канальной моп-транзисторной логики ( моптл )
- •5.4. Эмиттерно-связанная логика (эсл)
- •6. Триггеры в интегральном исполнении
- •6.1. Rs-триггер
- •6.2. D-триггер
- •6.3. Т-триггер
- •Регистры
- •7. 1. Параллельный регистр
- •8 Рис. 7.2. Схема последовательного регистра на д- триггерах Рис.7.3 Временная диаграмма процесса заполнения регистра кодом 101. Счетчики
- •8.1. Суммирующие двоичные счетчики
- •9. Сумматоры
- •Библиографический список
- •Методические указания по дисциплине "Аппаратные средства вычислительных комплексов" для студентов специальности 351400 "Прикладная информатика (в экономике)"
8 Рис. 7.2. Схема последовательного регистра на д- триггерах Рис.7.3 Временная диаграмма процесса заполнения регистра кодом 101. Счетчики
Счетчиком называют цифровое устройство, осуществляющее счет импульсов, поступающих на его вход. Результат подсчета отображает в двоичной системе счисления в виде комбинаций состояний триггеров, образующих разряды счетчика. По функциональному признаку счетчики подразделяют на суммирующие, в которых числа, представленные в виде последовательности импульсов, складываются с записанным ранее числом, вычитающие, когда входные импульсы вычитаются из начального числа, и реверсивные, производящие одну из указанных выше операций в зависимости от знака входных сигналов. В зависимости от схемы выполнения цепей связи между разрядами различают счетчики с непосредственной связью, с цепями переноса и комбинированные. Счетчики выполняют на счетных триггерах (например, - Т или J/К-типа).
8.1. Суммирующие двоичные счетчики
.В
таких счетчиках поступление на вход
очередного импульса вызывает увеличение
на одну единицу хранимого в счетчиках
числа.
Схема трехразрядного двоичного счетчика,
построенного на Т-триггерах,. показана
на рис.8.1. Используются триггеры,
срабатывающие “по спаду” входного
сигнала. При появлении импульса на входе
на выходе триггера устанавливается
новое состояние, противоположное
предыдущему. С каждым входным импульсом
сумма увеличивается на единицу. Анализ
принципа действия схемы показывает,
что суммирование производится в двоичной
системе счисления. Выходной сигнал
первого триггера соответствует младшему
разряду суммы, т.е. ему соответствует
весовой коэффициент 20,
для следующего триггера –21
и т.д. Нарастание числа продолжается до
тех пор, пока после очередного входного
импульса в счетчике не устанавливается
исходное состояние 00... 0, после чего счет
ведется сначала. Временная диаграмма
одного цикла работы счетчика приведена
на рис .8.2. Для трехразрядного счетчика
цикл заканчивается после восьмого
импульса на входе.
Рис. 8.3. Схема
счетчика с циклом счета 6
Рис. 8.1. Схема
трехразрядного счетчика на Т- триггерах
Рис. 8.2. Временная
диаграмма работы счетчикаМ
9. Сумматоры
Сумматором
называют устройство, осуществляющее
арифметическое сложение двоичных чисел.
Сумматор является одним из основных
элементов ЭВМ, выполняющим арифметические
операции. Сложение многоразрядных
двоичных чисел производится однотипными
действиями, осуществляемыми в каждом
разряде с помощью одноразрядного
двоичного сумматора. Для сложения
многоразрядных двоичных чисел используют
многоразрядные сумматоры, которые в
зависимости от ввода чисел делятся на
две группы: последовательного и
параллельного действия. Сумматор
последовательного действия складывает
разряды суммируемых чисел последовательно,
начиная с младших . Для сумматора
последовательного действия характерно
малое количество элементов, однако он
обладает низким быстродействием.
Сумматор параллельного действия
выполняется многоразрядным , его каждый
разряд образован одноразрядным
сумматором. Сложение многоразрядных
двоичных чисел производится однотипными
действиями, осуществляемыми в каждом
разряде с помощью одноразрядных двоичных
сумматоров. Схема комбинационного
одноразрядного сумматора для сложения
младших разрядов двух чисел приведена
на рис. 9.1. В двоичном одноразрядном
сумматоре путем сложения по модулю 2
определяется сумма чисел в каждом
разряде.
Операция сложения выполняется путем
подачи соответствующих разрядов д
вухD-триггеров.
Л
Рис. 9 .1. Схема
одноразрядного комбинационного
сумматора