Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
84
Добавлен:
01.03.2016
Размер:
3.56 Mб
Скачать

RM0016

16-bit advanced control timer (TIM1)

 

 

17.5.2Input stage

Figure 63. Channel input stage block diagram

 

 

 

 

 

 

 

 

TI1F_ED

 

 

 

 

TRC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

to clock/trigger controller

 

 

TI1

 

 

TI1FP1

 

IC1

TIM1_CH1

 

 

 

 

 

Input Filter &

TI1FP2

 

 

 

 

 

 

 

 

 

 

 

 

 

EdgeDetector

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TRC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TI2

 

 

 

 

TI2FP1

 

 

 

 

 

IC2

TIM1_CH2

 

 

Input Filter &

TI2FP2

 

 

 

 

 

 

 

 

 

 

 

 

EdgeDetector

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TRC

 

 

 

 

 

 

 

to capture/compare channels

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TI3

 

 

TI3FP3

 

IC3

 

 

 

TIM1_CH3

 

Input Filter &

TI3FP4

 

 

 

 

 

 

 

 

EdgeDetector

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TRC

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TI4

 

 

TI4FP3

 

 

 

IC4

 

 

 

 

 

 

 

 

 

 

 

TIM1_CH4

 

Input Filter &

 

 

 

 

 

 

 

 

EdgeDetector

TI4FP4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TRC

Figure 64 shows how the input stage samples the corresponding TIi input to generate a filtered signal TIiF. Then, an edge detector with polarity selection, generates a signal (TIiFPn) which can be used as trigger input by the clock/trigger controller or as the capture command. The signal is prescaled before entering the capture register (ICiPS).

Figure 64. Input stage of TIM 1 channel 1

 

 

 

 

 

 

 

 

 

 

 

 

TI1F_ED

 

 

 

 

 

 

 

 

 

 

to clock/trigger controller

 

TI1

 

TI1F

 

TI1F_rising

0

TI1FP1

 

 

 

 

filter

Edge

 

 

 

 

 

 

 

 

 

 

 

 

fMASTER

down-counter

 

detector

TI1F_falling

 

01

 

 

 

 

 

1

 

 

 

 

ICPS

 

 

 

 

 

TI2FP1

IC1

divider

 

 

 

 

 

 

10

 

 

 

 

 

 

 

 

 

/1, /2, /4, /8

 

ICF[3:0]

 

 

CC1P

 

TRC

 

 

 

 

 

TIMx_CCMR1

 

TIMx_CCER1

(from clock/trigger 11

 

 

 

 

 

 

 

 

TI2F_rising

 

controller)

 

 

 

 

 

 

 

 

0

 

 

 

 

 

 

 

 

 

(from channel 2)

 

CC1S[1:0] ICPS[1:0]

 

CC1E

 

 

 

 

TI2F_falling

 

 

 

 

 

 

1

 

 

 

 

 

 

 

 

 

(from channel 2)

TIMx_CCMR1

TIMx_CCER1

Doc ID 14587 Rev 9

165/454

Соседние файлы в папке Минимум документации STM8