Скачиваний:
70
Добавлен:
10.12.2013
Размер:
2.95 Mб
Скачать

5.4.2. Функциональная схема оборудования внешнго стыка

Функциональная схема оборудования внешнего стыка приведена в Приложении 4.

Входной блок состоит из входного и выходного согласующих трансформаторов, устройств защиты от перегрузок, и микросхемы линейного интерфейса. Согласующие трансформаторы выполняют функции согласования сопротивления линии с входным сопротивлением линейного интерфейса, нормирования его уровня. Устройство защиты от перегрузок нужно для того, чтобы сглаживать выбросы напряжения, ограничивать входной сигнал по амплитуде и частично фильтровать импульсные помехи. Схема линейного интерфейса выполняет множество функций : преобразует входной аналоговый сигнал в цифровой и наоборот, передаваемый цифровой в аналоговый, осуществляет подавление фазового дрожания входного сигнала, его фильтрацию и восстановление формы импульса. Сигнал с входного узла подается на входы RTIP, RRING и далее с выходов TPOS, TNEG - в блок обработки сигнала в цикловый формирователь на входы TxA, TxB. Передаваемый сигнал с выходов RxA, RxB циклового формирователя поступает на входы RPOS, RNEG линейного интерфейса, а затем с выходов TTIP, TRING выводится во входной узел. Схема линейного интерфейса является прогрммно управляемой. Она содержит 6 внутренних регистров. Обмен данными между схемой линейного интерфейса и блоком управления производится по последовательной шине управления. Информация записывается в регистры со входа SDI, выводится на шину - через пин SDO. Цикл обращения состоит из двух байт. Формат данных, передаваемых по шине управления, приведен в описании линейного интерфейса. Сигнал “выбор кристалла” подается на вход !CS, тактовая частота - на вход SCLK. При потере входного сигнала, либо при потере синхронизма либо при приеме сигнала аварии с линии схема вырабатывает сигнал прерывания на выходе !INT.

Блок обработки сигналов выполняет преобразование первичного цифрового потока 2048 кбит/с Рек. G.704 в формат ST-BUS и обратно и позволяет обрабатывать национальные биты. Блок состоит из схемы циклового формирователя. Прием/передача данных на линейный интерфейс производитсячерез пины TxA, TxB, RxA, RxB. Схема циклового формирователя, также, как и линейный интерфейс программно управляема. Она содержит 16 страниц памяти по 16 регистров. Последовательные данные с шины управления поступают на вход RxD, а данные с внутренних регистров схемы выводятся через пин SIO. Формат данных приведен в описании циклового формирователя. При возникновении аварийных ситуаций на выходе прерывания !IRQ появляется “0”.

Блок управления осуществляет управление всей платой. С шин данных BDR1 и BDR2 производится считывание национальных битов и сигнала аварии в 0 КИ. Передаются национальные биты по шине управления SDI. Восстановленные тактовые частоты от обоих каналов поступают на входы F2R1, F2R2, выводится восстановленная тактовая частота через пин F2R. Адрес платы сформированный на выводах кросс-разъема, подается на входы ADR0...ADR4. Сигналы прерываний и потери сигнала, поступающие от чипов, через входы INT1, INT2, LOSS1, LOSS2 обрабатываются блоком и в результате формируется сигнал прерывания на линии INT для ЦП.Блок передает управляющую информацию к чипам через пин SDI, а принимает - через SDO. С процессором обмен информацией блок производит по последовательной шине CTRL : CTRLO - чтение данных от процессора, CTRLI - передача данных процессору. Кроме того, блок формирует сигналы разрешения вывода для интерфейса : ECI, EF2R. Аппаратный сброс производится подачей высокого уровня на вход RESET.

Интерфейс с ОГМ обеспечивает выход на шину ST-BUS. Интерфейс представляет собой 3-разрядый буфер с тремя состояниями. 1 разряд - выход на шину CTRLI, 2 разряд выход на линию передачи восстановленной тактовой частоты, 3 разряд - выход на линию прерывания.

Соседние файлы в папке BZD_2