Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
89
Добавлен:
05.06.2015
Размер:
4.53 Mб
Скачать

Scan Engineering Telecom

!"(0732) 51-21-99, 72-71-01

E-mail: capt@set.vrn.ru, http://www.setltd.com

LVDS SERDES

 

LVDS SERDES

 

LVDS SERDES

 

LVDS SERDES

Receiver

 

Receiver

 

Receiver

 

Receiver

28 bit + Clock

 

28 bit + Clock

 

28 bit + Clock

 

28 bit + Clock

LVDS SERDES

 

LVDS SERDES

 

LVDS SERDES

 

LVDS SERDES

 

LVDS SERDES

 

LVDS SERDES

 

LVDS SERDES

 

LVDS SERDES

Receiver

 

Receiver

 

Receiver

 

Transmitter

 

Transmitter

 

Transmitter

 

Transmitter

 

Transmitter

28 bit + Clock

 

28 bit + Clock

 

28 bit + Clock

 

28 bit + Clock

 

28 bit + Clock

 

28 bit + Clock

 

28 bit + Clock

 

28 bit + Clock

Xilinx

 

 

 

Xilinx

 

 

 

Xilinx

FPGA

 

 

 

 

 

FPGA

 

 

 

 

 

FPGA

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Co nn ce t or

Di g ti al

 

 

 

 

 

 

Xilinx

 

 

 

 

 

 

 

ConfigurationFLASH

32Mbittoup

 

 

 

 

 

 

 

 

 

Xilinx

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Xilinx

 

 

 

FPGA

 

 

 

CPLD

 

 

 

 

 

 

CPLD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

System PCI Bus 33MHz 32bit

Поставляемые конфигурации:

Поставляется одна базовая конфигурация модуля, конфигурируемая по желанию Заказчика по типу ПЛИС и количеству приёмников LVDS:

%четыре ПЛИС XCV200-4PQ240C

%две ПЛИС типа CPLD XC95144XL и XC95288XL

%FLASH 32МБит

%12 LVDS приемников - 28 бит x 66 МГц каждый

%соединительные кабели

Программное обеспечение комплекта поставки:

%тестовый проект для САПР Foundation (schematic)

%ядро контроллера PCI 33МГц 32 бита Slave, Master/Slave (опция)

%комплект драйверов под Windows 98/Me/NT4.0/2000, Linux

%тестовое программное обеспечение под Windows

31

Scan Engineering Telecom

!"(0732) 51-21-99, 72-71-01

E-mail: capt@set.vrn.ru, http://www.setltd.com

Модуль на базе шины VME

XDSP-680-CV

Модуль XDSP-680-CV предназначен для решения задач цифровой обработки сигналов высокой производительности и благодаря наличию трактов АЦП и ЦАП позволяет строить полностью законченные системы обработки как цифровых, так и аналоговых сигналов с вводом-выводом данных из ПЭВМ. Предназначен для жёстких условий эксплуатации в составе промышленных ЭВМ с ши-

ной VME 6U.

Возможные области применения:

#цифровой радиоприём

#радиолокация

#телекоммуникации

#высокопроизводительная цифровая обработка сигналов

#нейросетевые сопроцессоры и спец. вычислители

Особенности:

$поддержка VME rev.C Slave 32 бита

$ до 4,5 млн. вентилей в пяти ПЛИС Xilinx серии Virtex

$ до 6 млн. вентилей в четырёх ПЛИС Xilinx серии Virtex-E

$выделенная ПЛИС Virtex на шине VME

$системная тактовая частота ПЛИС Virtex - до 180МГц

$системная тактовая частота ПЛИС Virtex-E - до 250МГц

$пиковая производительность модуля (четыре ПЛИС XC1000E-8):

-до 220 млрд. МАС на 8-разрядных операндах

-до 40 млрд. МАС на 16-разрядных операндах

-до 5 млрд. МАС на 32-разрядных операндаx

$ частота межкристального обмена ПЛИС - до 180 МГц $ до трёх банков 6 нс ZBT SRAM 128Кх32

$FLASH до 32МБит

$ три внешних цифровых разъёма расширения (до 48 портов I/O) $ АЦП 12бит/80-105MSPS c пассивным ФНЧ

$ЦАП 14бит/125MSPS с пассивным ФНЧ

$ высокоскоростной компаратор тактового ввода до 200МГц

$порт JTAG IEEE 1149.1

$ поддержка конфигурации ПЛИС через VME и из встроенной FLASH-памяти $ варианты модуля в коммерческом и индустриальном исполнении (-40 +85°С)

$HDL-ориентированный маршрут проектирования

32 Web address: http://setltd.com/products/instrumental/vme/xdsp680cv

Scan Engineering Telecom

!"(0732) 51-21-99, 72-71-01

E-mail: capt@set.vrn.ru, http://www.setltd.com

Digital Connector

ZBT SRAM 128Kx32

BUF

Xilinx

FPGA

ADC Virtex/Virtex-E

105MSPS 12bit

ZBT SRAM 128Kx32

Xilinx

FPGA BUF

Virtex/Virtex-E

Digital Connector

 

 

DAC

Xilinx

 

 

125MSPS 14bit

 

 

 

FPGA

 

 

 

Virtex/Virtex-E

Clock

BUF

To CPLD

 

Clock

COMP

To CPLD

Xilinx

 

 

 

 

 

 

FPGA

 

 

 

Virtex

 

 

 

System VME Bus 40MHz 32bit

Xilinx

FPGA BUF

Virtex/Virtex-E

ZBT SRAM 128Kx32

 

 

 

 

 

 

 

Configuration FLASH up to 32bit

 

 

 

Xilinx

 

 

 

 

 

 

 

 

 

To FPGAs

 

 

 

CPLD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Digital Connector

Поставляемый модуль конфигурируется в соответствии с опциями поставки:

Базовая конфигурация:

%служебная ПЛИС типа CPLD XC95288XL с FLASH конфигурации 16МБит

%кварцевый генератор 48/60МГц 50ppm либо 50/66/80МГц 100ppm

%импульсные источники питания ядра и периферии ПЛИС +1.8/+2.5В и +3.3В

%разъёмы цифровых портов с соответствующими буферами

Опции поставки:

-4x1000E6+

число (от 1 до 4) и тип установленных ПЛИС семейства Virtex-E в PQ240/

50V4

градация их быстродействия + тип и градация быстродействия

-A105A40

установленной ПЛИС контроллера VME серии Virtex

АЦП 12 бит/предельная частота тактирования (80 или 105MSPS)/вход

 

открытый (D) или закрытый (A)/входной пассивный ФНЧ 60МГц (60) или

-СA

40МГц (40). Входной диапазон фиксированный ±

наличие компаратора и входа внешнего тактирования/вход открытый (D)

-D60

или закрытый (A) с неоперативной регулировкой порога срабатывания

наличие ЦАП 14бит до 125MSPS/выходной пассивный ФНЧ с частотой

-2Z4P6

среза 60МГц (60) или 40МГц (40), либо другой по согласованию

количество банков синхронной статической памяти типа ZBT SRAM (от 1

-Q62.000

до 3)/объём и тип банка фиксирован - 4МБита(128Кx32) Pipelined 6нс

установка генератора c частотой, отличной от 48/50/60/66/80МГц

Программное обеспечение комплекта поставки:

%комплексный тестовый VHDL-проект для САПР ISE

%ядро контроллера VME rev.C Slave (VHDL)

%драйвер под ОСРВ 2000 (Багет)

%драйвер под Windows NT (PCI-VME Bridge 2.0 ЗАО «Инструментальные системы»)

%тестовое программное обеспечение

33

Scan Engineering Telecom

!"(0732) 51-21-99, 72-71-01

E-mail: capt@set.vrn.ru, http://www.setltd.com

Автономные модули на ПЛИС Xilinx

Семейство автономных модулей на ПЛИС Xilinx представлено пятью модулями на ПЛИС семейств Virtex и Spartan-2.

Модуль на ПЛИС Spartan-2 объёмом до 200 тыс. вентилей, SRAM, FLASH, PC-104+, COM, LPT, Dig. I/O

SET-StarterKit

стр. 36

Модуль на ПЛИС Spartan-2 объёмом до 200 тыс. вентилей, Dig. I/O

SET-Mini-S2

стр. 38

92

 

VH1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

30

 

 

 

 

 

 

 

 

 

 

 

C20

 

 

 

 

 

 

 

 

 

X3

 

 

 

 

 

 

 

C17

C6 C22

C8 C23 C26 C9 C10

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R2

 

R16

R15

 

D5

R12 C1

 

 

 

 

 

 

 

 

 

 

C7

 

R4 C3

 

 

R11

 

C35

 

 

 

 

 

 

 

 

 

R3

 

 

 

 

 

 

 

R6 R5

 

 

 

 

D1

 

 

 

 

 

 

 

 

 

 

 

 

 

C34

 

 

 

 

 

 

 

 

 

 

 

 

 

 

D2

 

 

R1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

C18

 

 

 

 

 

 

 

 

 

C39

 

 

 

 

 

 

 

 

 

C25

 

 

 

 

 

 

C44

 

 

 

 

 

 

 

 

 

 

 

 

C49

C16 C32 C15 C31 C30 C14

 

 

 

C43

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R13

 

 

C41 R10

 

 

D4

 

 

 

L2

 

C47

 

 

 

D3

C42

 

 

C38

R14

 

 

 

 

 

 

 

 

 

 

C46

 

 

R9

 

 

 

 

 

 

 

 

C45

 

 

 

C48

 

 

 

 

 

 

 

C21

 

 

 

R8

 

C11 C27

 

 

 

C19 C13 C29C28 C12

 

R7

 

 

 

 

C24

 

C36

 

C40C37

 

 

 

 

Модуль на ПЛИС Virtex объёмом до 800 тыс. вентилей, Dig. I/O

SET-Mini-V

стр. 40

92

R1

 

30

C39

 

 

C21

 

 

C40

VH1

 

 

 

C38

 

 

X2

 

 

C34

 

 

C45

R4

 

C49

R9

C47

 

1

C44 R13

 

1

 

 

 

R7

 

 

 

 

 

 

 

X1

 

 

 

 

 

 

 

47

 

 

 

C26

 

15

 

C22

C11

C28

C29

C10

C12

 

 

C6

31

 

 

R15

 

 

 

 

 

 

 

 

 

 

 

 

 

 

C37R11

 

C41

 

 

 

 

 

 

 

 

 

 

C35C31C23

 

 

 

D3

 

 

R10

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R5

R6

X3

 

 

 

 

 

 

 

D1

 

 

C19

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

C4

 

 

 

D2

 

 

C25

 

 

 

 

 

 

 

 

 

 

C27

 

 

 

 

 

 

 

 

7

 

 

 

 

 

 

 

C3

 

 

 

 

C36

 

 

 

 

C7

C24

C2

C8

C13

C9

 

 

X2

 

 

 

C1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

C55

 

 

 

 

 

R12

 

 

 

 

 

 

 

 

 

 

 

C52

 

L1

 

D4

R8

 

 

C42

 

60

 

C51

L2

 

 

 

 

 

 

 

D5

 

C53

 

 

 

 

 

 

 

C48

 

 

 

 

 

 

 

C54

X1

 

 

 

 

 

C46

 

C43

46

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Модуль на ПЛИС Virtex объёмом до 800 тыс. вентилей, 3 SRAM, COM, Dig. I/O

SETCore-1M

стр. 42

34

Scan Engineering Telecom

!"(0732) 51-21-99, 72-71-01

E-mail: capt@set.vrn.ru, http://www.setltd.com

Модуль на ПЛИС Virtex объёмом до 2.4 млн. вентилей, 16 АЦП, 2 DP SRAM

XDSP-16CP

стр. 44

35

Scan Engineering Telecom

!"(0732) 51-21-99, 72-71-01

E-mail: capt@set.vrn.ru, http://www.setltd.com

Инструментальный модуль на ПЛИС Xilinx Spartan-2 SET-StarterKit

Модуль StarterKit предназначен для начального освоения работы на программируемых логических схемах типа FPGA фирмы Xilinx. На модуле устанавливается ПЛИС современного семейства Spartan-2 объёмом до 200 тыс. логических вентилей.

Модуль имеет большое количество конфигурируемых цифровых портов, порты RS-232 и LPT, а его исполнение в формате PC-104+ позволяет интегрировать StarterKit

всистемы с шинами PCI 33/32 и ISA.

Вкомплекте с модулем предоставляется кабель загрузки ПЛИС и ПЗУ модуля из ПЭВМ посредством JTAG, кабель последовательного порта, сетевой источник питания, а также программные продукты: среда проектирования ПЛИС WebPACK фирмы Xilinx со встроенным VHDL-синтезатором XST Xilinx и стартовый VHDL-моделятор

ModelSim XE фирмы Model Technology.

Возможные области применения:

#освоение работы с ПЛИС типа FPGA

#автономные устройства управления и сбора цифровых данных

#освоение ядра RISC микроконтроллера PIC15C5x

#встроенные цифровые устройства PC-104 с шинами PCI и ISA

#мост PCI-ISA в формате PC-104

Особенности:

$ ПЛИС серии Spartan-2 объёмом 50-200 тыс. вентилей в корпусе FG256

$конструктивное исполнение PC-104Plus

$возможность поддержки интерфейсов PCI и ISA (опции -P и -I)

$системная тактовая частота ПЛИС Spartan-2 - до 200МГц

$возможность размещения в ПЛИС XC2S200-6 (заполнение до 50%):

-до 30-ти 8-разрядных умножителей на 150МГц

-до 8-ми 16-разрядных умножителей на 120МГц

$ до 14-ти встроенных в ПЛИС банков 2-х портового ОЗУ по 4кБита $ внутреннее умножение частоты ПЛИС посредством DLL на 2 и 4 $ банк скоростного статического ОЗУ SRAM 64Kx16 12нс

$банк FLASH-памяти объёмом 8МБит

$Xilinx FLASH-PROM конфигурации ПЛИС управления объёмом 2МБит

$ до 53-х пользовательских линий ПЛИС на цифровом разъёме X2 (PCI сектор) $ до 87-ми пользовательских линий ПЛИС на цифровом разъёме X3 (ISA сектор) $ поддержка порта RS-232 (контроллер UART реализуется на ПЛИС)

$встроенный кварцевый генератор

$одно внешнее напряжение питания +5В

$ встроенные источники питания ядра ПЛИС +2.5В и периферии +3.3В

$буферизованный порт отладки ПЛИС и загрузки ПЗУ JTAG IEEE 1149.1

$8-ми позиционный DIP-переключатель, восемь светодиодов пользователя

36 Web address: http://setltd.com/products/instrumental/standalone/setstarterkit

Scan Engineering Telecom

!"(0732) 51-21-99, 72-71-01

E-mail: capt@set.vrn.ru, http://www.setltd.com

LEDs [7:0]

53

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CE

SRAM

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

64Kx16

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

87

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CE

FLASH

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

up to 8Mb

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Xilinx

 

 

 

 

 

 

 

 

 

 

 

Quartz Clock

 

 

 

 

 

 

 

Power

 

 

 

 

 

 

 

 

 

 

PROM

 

 

 

 

SuperVisor

 

 

 

 

 

 

 

Generator

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

XC18Vxx

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Поставляемый модуль конфигурируется в соответствии с опциями поставки:

Плата Set-StarterKit

%FLASH-PROM конфигурации ПЛИС управления 2МБит

%микросхема преобразователя уровней RS-232

%кварцевый генератор 50/60/66/80МГц 100ppm

%встроенные линейные стабилизаторы +5В в +2.5В и +3.3В

%встроенный супервизор напряжений +2.5В и +3.3В

%разъёмы портов RS-232 (тип DB-9) и LPT(тип DB-25)

%гнездо питания модуля +5В (тип DJK-02A)

%штырьевые разъёмы штырями вверх на местах PCI и ISA

%разъём JTAG отладки ПЛИС и загрузки PROM Xilinx

-200S6

Опции поставки:

объём и быстродействие ПЛИС в FG256 (XC2S50/100/150/200)

-S

установка SRAM 64Kx16 12нс 3.3В

-F

установка FLASHпамяти 512Kx16 (8МБит) 3.3В

-P

установка разъёма и цепей управления шины PCI (PC-104+)

-I

установка разъёма шины ISA (PC-104)

Аксессуары:

%JTAG-кабель загрузки ПЛИС из порта LPT ПЭВМ (тип SET-JTAG-3/5V)

%кабель последовательного порта COM-COM для подключения к ПЭВМ

%внешний сетевой источник питания модуля ~220В/+5В

Программное обеспечение

%САПР WebPACK Xilinx со встроенным VHDL-синтезатором XST Xilinx

%стартовый VHDL-моделятор ModelSimXE фирмы Model Technology

%демонстрационный обучающий проект на VHDL

%синтезируемое VHDL-описание контроллера UART (опционально)

%ядро 8-ми разрядного RISC микроконтроллера PIC15C5x (опционально)

%ядра контроллеров PCI 32 бита 33МГц и ISA (опционально)

37

Scan Engineering Telecom

!"(0732) 51-21-99, 72-71-01

E-mail: capt@set.vrn.ru, http://www.setltd.com

Минимодуль

92

VH1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

47

на ПЛИС Xilinx Spartan-2

30

 

 

 

 

 

 

 

 

C20

C17

C6 C22

C8 C23C26 C9 C10

 

C21

 

31

 

 

 

 

2

X3

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R8

 

 

R2

 

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R16

R15

D5

 

R12 C1

 

 

 

 

 

 

 

 

C12 C11 C27

 

 

 

 

SET-Mini-S2

 

C7

 

R4 C3

 

R11

C35

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

R3

 

 

 

 

R6 R5

 

 

 

D1

 

 

 

 

 

 

 

 

 

 

 

 

 

D2

C34

 

 

 

 

 

 

 

 

C29C28

 

 

 

 

 

 

 

 

 

 

R1

 

 

 

 

 

 

 

 

C19C13

 

 

 

 

Модуль StarterKit предназначен для прототипирова-

 

 

 

 

 

 

 

 

C18

 

 

 

 

 

 

 

 

 

R7

 

 

C39

 

 

 

 

 

 

C2

C49 C16C32 C15C31C30 C14

 

 

 

 

 

 

 

C43

 

 

 

 

 

 

 

 

 

 

 

C44

 

 

 

 

 

 

 

 

C5

 

D4

L2

C47

 

 

 

 

R13

 

 

C24C36

 

 

 

C41

 

R10

 

 

L1

 

D3

C42

 

 

 

 

ния небольших ИС на программируемых логических схе-

 

 

 

 

 

 

 

 

 

 

C46

 

 

 

 

 

 

 

1

 

C38

 

R14

 

 

 

 

C48

 

 

 

 

R9

 

 

C40C37

60

1

 

 

 

 

 

C45

 

 

 

 

 

 

 

 

46

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

мах типа FPGA фирмы Xilinx. На модуле устанавливается

ПЛИС современного семейства Spartan-2 объёмом до 200 тыс. логических вентилей. Модуль имеет 140 цифровых линий LVTTL ввода-вывода и габариты 48x60мм.

Возможные области применения:

#автономные устройства управления и сбора цифровых данных

#прототипирование СБИС

#освоение работы с ПЛИС типа FPGA

Особенности:

$ПЛИС серии Spartan-2 объёмом 50-200 тыс. вентилей в корпусе PQ208

$системная тактовая частота ПЛИС Spartan-2 - до 200МГц

$возможность размещения в ПЛИС XC2S200-6 (заполнение до 70%):

-до 30-ти 8-разрядных умножителей на 150МГц

-до 8-ми 16-разрядных умножителей на 120МГц

$ до 14-ти встроенных в ПЛИС банков 2-х портового ОЗУ по 4кБита $ внутреннее умножение частоты ПЛИС посредством DLL на 2 и 4 $ до 140 пользовательских линий LVTTL ввода-вывода (12мА)

$совместимость с 5В периферией

$ Xilinx ISP PROM конфигурации ПЛИС управления объёмом 2МБит

$одно внешнее напряжение питания +5В

$ встроенные источники питания ядра ПЛИС +2.5В и периферии +3.3В $ канал JTAG IEEE 1149.1

$габариты 48x60x7мм

$варианты модуля в коммерческом и индустриальном исполнении (-40 +85°С)

38 Web address: http://setltd.com/products/instrumental/standalone/setminis2

Scan Engineering Telecom

!"(0732) 51-21-99, 72-71-01

E-mail: capt@set.vrn.ru, http://www.setltd.com

Xilinx

140

PROM

 

XC18Vxx

 

Power

 

SuperVisor

 

Поставляемый модуль конфигурируется в соответствии с опциями поставки:

Плата Set-Mini-S2

%Xilinx ISP PROM конфигурации ПЛИС объёмом 2МБит

%встроенные цифровые преобразователи +2.5В и +3.3В до 2А

%встроенный супервизор напряжений +2.5В и +3.3В

%разъём JTAG отладки ПЛИС и загрузки PROM Xilinx

-200S6

Опции поставки:

объём и быстродействие ПЛИС в PQ208 (XC2S50/100/150/200)

Программное обеспечение

%САПР WebPACK Xilinx со встроенным VHDL-синтезатором XST Xilinx

%стартовый VHDL-моделятор ModelSimXE фирмы Model Technology

%VHDL-проект тестирования под ISE

%ядро 8-ми разрядного RISC микроконтроллера PIC15C5x (опционально)

39

Scan Engineering Telecom

!"(0732) 51-21-99, 72-71-01

E-mail: capt@set.vrn.ru, http://www.setltd.com

Минимодуль

на ПЛИС Xilinx Virtex SET-Mini-V

92

R1

 

 

30

 

 

 

C39

 

 

 

 

 

D3

 

C21

 

 

C40

VH1

R5

 

C38

 

 

 

R7

R15

C26

 

D6

R14

 

R11

R10

 

 

C41

 

C37

 

 

 

2

X3

 

R6

1

 

C15

C22

C11

X1

C29

C10

C12

C28

 

D1

 

 

C4 C19 C23 C31 C35

C6

47

31

Модуль StarterKit предназначен для прототипирова-

 

X2

 

D2

C25

 

 

 

C34C49C45

 

 

C36

C1

C7

C24

 

 

 

 

 

 

R4

 

 

 

R3

 

 

 

 

C55

ния СБИС на программируемых логических схемах типа

 

C47

R9

D5

L2

C53

 

1

 

C51

 

C52

L1

1

C44

R13

 

C54

X1

 

FPGA фирмы Xilinx. На модуле устанавливается ПЛИС се-

мейства Virtex объёмом до 800 тыс. логических вентилей в корпусе FG676 1

 

 

 

 

 

 

C27

 

C2

C8

C13

C9

C3

 

X2

 

 

R2

C50

R12

C5

 

 

 

D4

 

R8

C48

C42

60

 

 

 

 

 

C46

C43

46

мм.

Модуль имеет 144 цифровых линии LVTTL ввода-вывода и габариты 48x60мм.

Возможные области применения:

#прототипирование СБИС

#автономные устройства управления и сбора цифровых данных

Особенности:

$ ПЛИС серии Virtex объёмом 400-800 тыс. вентилей в корпусе FG676

$системная тактовая частота ПЛИС Virtex - до 180МГц

$возможность размещения в ПЛИС XCV800 (заполнение до 70%)*:

-до 140 8-разрядных умножителей на 160МГц

-до 30-ти 16-разрядных умножителей на 140МГц

-до 8-ми 32-разрядных умножителей на 100МГц

*- реальная производительность ПЛИС ограничена мощностью встроенных источников питания

$ до 28-ми встроенных в ПЛИС банков 2-х портового ОЗУ по 4кБита $ внутреннее умножение частоты ПЛИС посредством DLL на 2 и 4 $ до 144 пользовательских линий LVTTL ввода-вывода (12мА)

$совместимость с 5В периферией

$ Xilinx ISP PROM конфигурации ПЛИС управления объёмом до 8МБит

$одно внешнее напряжение питания +5В

$ встроенные источники питания ядра ПЛИС +2.5В и периферии +3.3В $ встроенный супервизор питающих напряжений +2.5В и +3.3В

$ канал JTAG IEEE 1149.1

$габариты 48x60x7мм

$варианты модуля в коммерческом и индустриальном исполнении (-40 +85°С)

40 Web address: http://setltd.com/products/instrumental/standalone/setminiv

Соседние файлы в папке rus_doc