Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Семестровый план / 4 курс / ПЛАН ИТС 44.doc
Скачиваний:
30
Добавлен:
05.06.2015
Размер:
248.83 Кб
Скачать

Учебная дисциплина «интегральная схемотехника»

  1. ИНФОРМАЦИОННОЕ ОБЕСПЕЧЕНИЕ ДИСЦИПЛИНЫ

1.1. Литература

Опадчий Ю.Ф., Глудкин О.П., Гуров А.И. «Аналоговая и цифровая электроника». 2005г, М.: Горячая линия-Телеком

Алексенко А.Г.«Основы микросхемотехники». 2002г, М.:-Лаборатория базовых знаний: Физматлит

Миндеева А.А. Микросхемотехника. 2004г., М.: МИЭТ

Лабораторный практикум по курсу «Элементная база ИС» Под ред. Шишиной Л.Ю. 1992г, М.: МИЭТ

П.Хоровиц, У.Хилл, Искусство схемотехники. В трех томах. 2003г., М.: Мир

Уэйкерли Д.Е. «Проектирование цифровых устройств», пер. с англ., т.1,т.2. 2002г, М.:- Постмаркет

Соклоф С. «Аналоговые интегральные схемы». 1988г, М.: Мир

Шишина Л.Ю. «Элементная база биполярных цифровых ИС». 1998г, М.: МИЭТ

«Основы топологического проектирования интегральных микросхем» Под ред. Онацько В.Ф. 1994г, М.: МИЭТ

1.2. Электронные ресурсы

1

Миндеева А.А., Федоров О.В. Учебно-методическое пособие по практическим занятиям по курсу «Интегральная схемотехника»

Миндеева А.А., Федоров О.В. Учебно-методический практикум по лабораторным работам по курсу «Интегральная схемотехника»

Миндеева А.А. и др. Учебно-методическое пособие по самостоятельной работе студентов по курсу «Интегральная схемотехника»

Миндеева А.А., Федоров О.В. ЭМИРС «Исследование статического элемента памяти запоминающего устройства с произвольной выборкой»

http://www.mocnit.ru/oroks-miet/spisok.shtml. Миндеева А.А., Федоров О.В., «Учебно-методическое пособие по практическим занятиям по курсу «Интегральная схемотехника»». 2007

http://www.mocnit.ru/oroks-miet/spisok.shtml. Кафедра ИЭМС, Миндеева А.А. Методические указания по выполнению самостоятельной работы по курсу «Интегральная схемотехника». «Интегральные запоминающие устройства». 2007

2.Содержание дисциплины

    1. ЛЕКЦИОННЫЕ ЗАНЯТИЯ

Содержание

  1. 1

Введение. Основные термины и определения. Основные этапы и направления развития интегральной схемотехники. Классификация микроэлектронных изделий по технологии изготовления, схемотехнической реализации. Классификация микроэлектронных изделий по функциональному назначению и степени интеграции. Этапы проектирования ИМС. /2/ стр.8-17, 66-69, 517-518; /3/ стр.21-48, /5/ стр.5-14.

  1. 2

Логические преобразования сигналов. Основные логические операции. Алгебра логики. Формы представления логических функций. Реализация логических функций на базе элементов И-НЕ, ИЛИ-НЕ, НЕ. Синтез комбинационных схем, таблицы состояний и переходов. Методы оптимизации логических выражений. Средства автоматизации логического проектирования и моделирования. /2/ стр.504-534, /3/ стр.49-73, стр.237-297, /5/ стр.15-31.

  1. 3

Основные параметры и характеристики цифровых ИС. Функциональные, измеряемые, режимные и технико-экономические параметры ИС. Характеристики ИС. Определение измеряемых параметров по характеристикам. /3/ стр.389-397, /5/ стр.32-43..

  1. 4

Активные элементы. Формирование активных элементов в ИС: диодов, биполярных и полевых транзисторов. Эквивалентные схемы и уравнения вольтамперных характеристик этих элементов. Влияние технологии на параметры активных элементов. /2/ стр.34-51, /3/ стр.49-73; /3/ стр.179-190, /5/ стр.44-59..

  1. 5

Классификация полевых транзисторов. Обозначения, структуры и проходные характеристики. Эквивалентная схема. Режимы работы и уравнения вольтамперных характеристик. /2/ стр.52-62, /5/ стр.116-129.

  1. 6

Пассивные элементы. Формирование пассивных элементов в ИС: резисторов, конденсаторов. Эквивалентные схемы и уравнения вольтамперных характеристик этих элементов. Влияние технологии на параметры пассивных элементов. /5/ стр.60-70.

  1. 7

Базовые логические элементы (ЛЭ) на биполярных транзисторах. Принцип работы и характеристики резисторно-транзисторного логического элемента (РТЛ). Нагрузочная способность ЛЭ. Влияние нагрузки на статические характеристики и параметры ЛЭ. /5/ стр.71-78.

  1. 8

Быстродействующий эмиттерно-связанный логический элемент (ЭСЛ). Принцип работы и характеристики. /2/ стр.655-663, /3/ стр.215-223, /5/ стр.79-89.

  1. 9

Многоярусный ЭСЛ элемент. Расширенные функциональные возможности многоярусного ЭСЛ элемента. /5/ стр.89-93.

  1. 10

Диодно-транзисторный (ДТЛ) и транзисторно -транзисторный (ТТЛ) логические элементы. Особенности многоэмиттерного транзистора. Нагрузочная способность ЛЭ. Влияние нагрузки на статические характеристики и параметры ЛЭ. /2/ стр.639-655, /3/ стр.191-207, /5/ стр.94-113..

  1. 11

Логические элементы на МОП-транзисторах. Классификация логических вентилей. Расчет передаточных характеристик МОП-инвертора с нелинейной нагрузкой. Определение основных параметров. /2/ стр.663-665, /5/ стр.130-140.

  1. 12

Расчет передаточных характеристик МОП-инвертора с квазилинейной и токостабилизирующей нагрузкой. Определение основных параметров. /5/ стр.141-148..

  1. 13

Расчет передаточных характеристик КМОП инвертора. Определение основных параметров. Переходные характеристики логических элементов на МОП-транзисторах. /3/ стр.108-153, /5/ стр.149-154..

  1. 14

Логические элементы И-НЕ и ИЛИ-НЕ на МОП-транзисторах. Расчет эквивалентной крутизны группы МОП транзисторов. /2/ стр.665-668, /5/ стр.156-161.

  1. 15

Расщепление передаточной характеристики элемента ИЛИ-НЕ. Влияние параметров компонентов на характеристики логических элементов. /5/ стр.161-164.

  1. 16

Типовые комбинационные устройства. Функциональные свойства дешифраторов, шифраторов, демультиплексоров и мультиплексоров. /2/ стр.540-553, /3/ стр.413-473

  1. 17

Схемы памяти. Классификация схем памяти. Элементы памяти статических и динамических полупроводниковых запоминающих устройств. Организация статических оперативных и постоянных схем памяти. Структурная организация БИС ЗУ с произвольной выборкой /2/ стр.693-710, /5/ стр.170-173. [ЭР/3/, /4/].

Программные продукты

Windows, Word

    1. ПРАКТИЧЕСКИЕ ЗАНЯТИЯ

Содержание

  1. 1

Формы представления логических функций. Преобразования логических функций. Упрощение алгебраических выражений логических функций с помощью карты Карно [ЭР/1/ стр.2-6].

Программные продукты

Windows, Word

  1. 2

Эквивалентные модели биполярных транзисторов. Уравнения ВАХ. Режимы работы [ЭР/1/ стр.7-13]. Контрольная работа.

Программные продукты

Windows, Word

  1. 3

Расчет электрической схемы по постоянному току [ЭР/1/ стр.14-18]. Контрольная работа.

Программные продукты

Windows, Word

  1. 4

Расчет параметров эмиттерно-связанного логического элемента [ЭР/1/ стр.19-23]. Контрольная работа.

Программные продукты

Windows, Word

  1. 5

Влияние нагрузки на напряжение логических уровней транзисторно-транзисторного логического элемента [ЭР/1/ стр.24-29]. Контрольная работа.

Программные продукты

Windows, Word

  1. 6

Расчет ВАХ МОП транзистора в различных режимах работы [ЭР/1/ стр.30-33]. Контрольная работа.

Программные продукты

Windows, Word

  1. 7

Расчет эквивалентной крутизны в логических элементах на МОП-транзисторах [ЭР/1/ стр.34-39]. Контрольная работа.

Программные продукты

Windows, Word

  1. 8

Схемотехническое проектирование логических схем в базисе КМОП [ЭР/1/ стр.40-41]. Контрольная работа.

Программные продукты

Windows, Word

    1. ЛАБОРАТОРНЫЕ ЗАНЯТИЯ

Содержание

1.

Исследование статических характеристик резисторно-транзисторной логики /4/ стр..

2.

Исследование статических характеристик ЭСЛ-элемента /4/ стр., [ЭР/2/ стр.3-22].

Программные продукты

Windows, Word

3.

Исследование статических характеристик ТТЛ-элемента /4/ стр..

4.

Исследование логических элементов на МДП-транзисторах /4/ стр., [ЭР/2/ стр.23-45].

Программные продукты

Windows, Word, OrCAD

Соседние файлы в папке 4 курс