- •Учебное пособие по дисциплине: «Прикладная электроника» Северск, сгти - 2003
- •Предисловие
- •1 Импульсная и цифровая техника
- •1.1 Общие сведения
- •1.2 Ключевой режим работы биполярных транзисторов
- •1.3 Импульсный режим работы операционных усилителей. Компараторы. Триггер Шмитта
- •1.4 Позиционные системы счисления
- •1.5 Функции алгебры логики и их основные свойства
- •1.5.1 Основные определения
- •1.6 Элементарные функции алгебры логики
- •1.7 Аналитическая запись функций алгебры логики
- •1.8 Аксиомы, основные теоремы и тождества алгебры логики
- •1.9 Минимизация функций алгебры логики
- •1.9.1 Основные определения
- •1.9.2 Постановка задачи минимизации в классе днф
- •1.9.3 Аналитическая минимизация
- •4.9.4 Метод неопределенных коэффициентов и минимизирующих карт
- •1.9.5 Метод минимизирующих карт
- •1.9.6 Карты Карно
- •2 Цифровые интегральные схемы
- •2.1 Логические элементы
- •2.1.1 Логический элемент не
- •2.1.2 Логический элемент или
- •2.1.3 Логический элемент и
- •2.1.4 Логический элемент или - не
- •2.1.5 Логический элемент и - не
- •2.2 Классификация
- •2.3 Основные характеристики и параметры лэ
- •2.3.1 Сравнение обобщенных параметров цифровых микросхем
- •2.3.2 Типовые корпуса микросхем
- •2.4 Элементы с памятью (триггеры, счетчики)
- •2.4.1 Триггеры сR,Sуправлением
- •2.4.2 Триггеры с синхронным управлением
- •2.4.3 Триггеры сJk-управлением
- •2.4.4 Триггеры сD-управлением
- •2.4.5 Разное
- •3 Вопросы анализа и синтеза невременных схем
- •3.1 Логические сети
- •3.2 Теорема анализа и эквивалентные схемы
- •3.3 Синтез логических схем с одним выходом
- •3.4 Синтез логических схем со многими выходами
- •3.5 Синтез схем по неполностью определенным собственным функциям
- •3.6 Пример синтеза устройства - преобразователя кодов
- •4 Синтез и анализ схем, работа которых зависит от времени
- •4.1 Временные булевы функции. Основные определения
- •4.2 Основные свойства временных булевых функций
- •4.3 Синтез и анализ схем с помощью временных булевых функций
- •5 Схемотехника элементов интегрального исполнения
- •5.1 Схемотехника элементов серий ттл
- •5.1.1 Основные принципы построения схем
- •5.1.2 Основные параметры и характеристики серий ттл
- •5.1.3 Функциональный состав ттл ис и ттлш ис
- •5.2 Схемотехника элементов серий кмоп
- •5.2.1 Инвертор на комплиментарной моп-паре
- •5.2.2 Основные логические элементы и-не, или-не,z
- •5.2.3 Функциональный состав кмоп ис
- •5.2.4 Основные характеристики ис к564
- •5.2.4.1 Энергетические характеристики
- •5.2.4.2 Передаточные характеристики
- •5.2.4.3 Помехоустойчивость
- •5.2.4.4 Быстродействие
- •5.2.4.5 Напряжение питания
- •5.2.4.6 Входные характеристики
- •5.2.4.7 Нагрузочная способность
- •5.2.4.8 Надежность ис к564
- •5.2.5 Основные характеристики ис cерии кр1554
- •5.2.5.1 Технические характеристики
- •5.2.5.3 Предельные электрические режимы эксплуатации микросхем серии кр1554
- •5.2.5.4 Функциональный состав микросхем серии кр1554
2.1.5 Логический элемент и - не
Условное обозначение логического элемента И - НЕ показано на рисунке 2.9,а. Ему эквивалентна структурная схема, показанная на рисунке 2.9,б.

Рисунок 2.9 - Условное обозначение логического элемента И - НЕ (а), его функциональный эквивалент(б) и таблица истинности (в)
Логической «1» на всех информационных входах соответствует логический «0» на выходе элемента. При логическом «0» на одном из входов создается логическая «1» на выходе. Для двухвходового элемента И - НЕ сказанное отражено в таблице истинности на рисунке 2.9,в. Логическая функция элемента И – НЕ прип входах отвечает выражению
(2.5)

Рисунок 2.10 - Схема логического элемента И - НЕ ДТЛ (а) и его временные диаграммы (б)
На рисунке 2.10,а приведена схема логического элемента И - НЕ ДТЛ. Принцип действия элемента иллюстрируют временные диаграммы, приведенные на рисунке 2.10,б. При логических «1» на обоих входах диодыД1, Д2 закрыты. В схеме образуется цепь:+Ек —Rб — Д' — Д", которая обеспечивает протекание тока базыIб≈Eк/Rб транзистора. Транзистор открыт и насыщен,F = 0.
При логическом «0» на одном из входов (например, х1) открывается диод этого входа (Д1). Образуется цепь, в которой ток резистораRб (рисунок 2.10,а) протекает через открытый диод (Д1) и источник сигнала логического «0»(x1). При этом цепьД' - Д" - эмиттерный переход транзистора — оказывается шунтированной цепью с проводящим диодом. Ток базы транзистора равен нулю, транзистор закрыт,F = 1.
Поскольку напряжение на открытом диоде входной цепи, а также напряжение входа логического «0» реально больше нуля, точка у на рисунке 2.10,а имеет некоторый положительный потенциал относительно эмиттера транзистора. В отсутствие диодовД', Д" это могло бы привести к приоткрыванию транзистора. При их введении напряжение между точкойу и эмиттером транзистора будет приложено к диодам, а напряжениеUбэтранзистора близко к нулю.
На рисунке 2.11 приведена другая схема элемента И - НЕ, реализованная на транзисторах. Схемы такого типа образуют класс элементов так называемой транзисторно-транзисторной логики (ТТЛ).

Рисунок 2.11 - Схема логического элемента И - НЕ ТТЛ
Основой этого класса элементов является использование многоэмит-терного транзистора Тм. Функция многоэмиттерного транзистора сводится к замене диодной части схемы элемента И - НЕ (см. рис. 2.10,а). Подобная замена технологически выгодна, поскольку изготовление многоэмиттерного транзистора в микросхемах не намного сложнее, чем изготовление обычного транзистора, а площадь, занимаемая многоэмиттерным транзистором в кристалле полупроводника, меньше диодной части элемента И - НЕ ДТЛ. От обычного транзистора многоэмиттерный транзистор отличается наличием нескольких (например, трех) эмиттерных областей с общими для всего транзистора базовым и коллекторным слоями.
При комбинации входных сигналов, когда на одном из входов (например, x1) действует нулевое напряжение(x1 = 0), ток через резисторR замыкается по цепи эмиттера этого входа. В базу транзистора Т1, ток эмиттераIэ1мне ответвляется, так как для направления токаIкм(указано на рисунке 2.11 пунктирной стрелкой) сопротивление база - эмиттер транзистораT1 довольно велико. ТранзисторТ1 закрыт. Сигнал на выходеF = 1. Так будет и при нулевых входных сигналах на большем числе входов элемента.
При наличии на всех входах логической «1» (напряжений, близких к + Ек) все эмиттерные переходы транзистораТм будут находиться под обратным напряжением, а коллекторный переход — под прямым. ТокIбмбудет обусловливать токIкм, направление которого показано на рисунке 2.11 сплошной стрелкой. ТранзисторТ1, будет открыт, его сигналF = 0. Таким образом, схема (рисунок 2.11) выполняет логическую операцию И - НЕ.
Наличие усилительного элемента, транзистора, в логических микросхемах ИЛИ - НЕ и И - НЕ классов ДТЛ и ТТЛ определяет такое их важное преимущество, как сохранение неизменного уровня напряжения, соответствующего логической «1», в процессе передачи сигнала при их последовательном соединении. В связи с этим указанные элементы, а также элемент НЕ являются базовыми в интегральной схемотехнике. В одном корпусе выпускаемых микросхем обычно содержится несколько элементов одного типа.
