Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
375
Добавлен:
21.05.2015
Размер:
7.55 Mб
Скачать
      1. Sdramctrlb - регистр в управления sdram

Бит

7

6

5

4

3

2

1

0

 

+0x08

MRDLY[1:0]

ROWCYCDLY[2:0]

RPDLY[2:0]

SDRAMCTRLB

Чтение/запись

Чт/Зап

Чт/Зап

Чт/Зап

Чт/Зап

Чт/Зап

Чт/Зап

Чт/Зап

Чт/Зап

Нач значение

0

0

0

0

0

0

0

0

  • Биты 7:6 - MRDLY[1:0]: задержка исполнения команды регистра режима

С помощью данных бит можно задать задержку вводом команды регистра режима и её фактическим исполнением. Задержка задается числом циклов сигнала CLKPER2 (см. таблицу 24.11).

Таблица 24.11. Настройка задержки исполнения команды регистра режима

MRDLY[1:0]

Групповая конфигурация

Описание

00

0CLK

Задержка равна 0 циклов CLKPER2

01

1CLK

Задержка равна 1 циклу CLKPER2

10

2CLK

Задержка равна 2 циклам CLKPER2

11

3CLK

Задержка равна 3 циклам CLKPER2

  • Биты 5:3 - ROWCYCDLY[2:0]: задержка цикла строки SDRAM

Данные биты задают задержку между регенерацией и активацией команды числом циклов синхронизации CLKPER2 (см. таблицу 24.12).

Таблица 24.12. Настройка задержки цикла строки SDRAM

ROWDLY[2:0]

Групповая конфигурация

Описание

000

0CLK

Задержка равна 0 циклов CLKPER2

001

1CLK

Задержка равна 1 циклу CLKPER2

010

2CLK

Задержка равна 2 циклам CLKPER2

011

3CLK

Задержка равна 3 циклам CLKPER2

100

4CLK

Задержка равна 4 циклам CLKPER2

101

5CLK

Задержка равна 5 циклам CLKPER2

110

6CLK

Задержка равна 6 циклам CLKPER2

111

7CLK

Задержка равна 7 циклам CLKPER2

  • Биты 2:0 - RPDLY[2:0]: задержка между командой предварительного заряда и другой командой

Биты RPDLY задают задержку между командой предварительного заряда и другой командной. Задержка задается числом циклов синхронизации CLKPER2 в соответствии с таблицей 24.13.

Табл. 24.13. Настройка задержки между командой предварительного заряда и другой командой

RPDLY[2:0]

Групповая конфигурация

Описание

000

0CLK

Задержка равна 0 циклов CLKPER2

001

1CLK

Задержка равна 1 циклу CLKPER2

010

2CLK

Задержка равна 2 циклам CLKPER2

011

3CLK

Задержка равна 3 циклам CLKPER2

100

4CLK

Задержка равна 4 циклам CLKPER2

101

5CLK

Задержка равна 5 циклам CLKPER2

110

6CLK

Задержка равна 6 циклам CLKPER2

111

7CLK

Задержка равна 7 циклам CLKPER2

      1. Sdramctrlc - регистр с управления sdram

Бит

7

6

5

4

3

2

1

0

 

+0x09

WRDLY[1:0]

ESRDLY[2:0]

ROWCOLDLY[2:0]

SDRAMCTRLC

Чтение/запись

Чт/Зап

Чт/Зап

Чт/Зап

Чт/Зап

Чт/Зап

Чт/Зап

Чт/Зап

Чт/Зап

Нач значение

0

0

0

0

0

0

0

0

  • Биты 7:6 - WRDLY[1:0]: задержка восстановления записи SDRAM

Данные биты задают задержку восстановления записи числом циклов синхронизации CLKPER2 в соответствии с таблицей 24.11.

Таблица 24.14. Настройка задержки восстановления записи SDRAM

WRDLY[1:0]

Групповая конфигурация

Описание

00

0CLK

Задержка равна 0 циклов CLKPER2

01

1CLK

Задержка равна 1 циклу CLKPER2

10

2CLK

Задержка равна 2 циклам CLKPER2

11

3CLK

Задержка равна 3 циклам CLKPER2

  • Биты 5:3 - ESRDLY[2:0]: задержка выхода из режима саморегенерации

Данное битовое поле задает задержку между установкой высокого уровня CKE и активизацией команды числом циклов синхронизации CLKPER2 (см. таблицу 24.15).

Таблица 24.15. Настройка задержки выхода из режима саморегенерации

ESRDLY[2:0]

Групповая конфигурация

Описание

000

0CLK

Задержка равна 0 циклов CLKPER2

001

1CLK

Задержка равна 1 циклу CLKPER2

010

2CLK

Задержка равна 2 циклам CLKPER2

011

3CLK

Задержка равна 3 циклам CLKPER2

100

4CLK

Задержка равна 4 циклам CLKPER2

101

5CLK

Задержка равна 5 циклам CLKPER2

110

6CLK

Задержка равна 6 циклам CLKPER2

111

7CLK

Задержка равна 7 циклам CLKPER2

  • Биты 2:0 - ROWCOLDLY[2:0]: задержка строка-столбец

Данное битовое поле задает задержку между командой активизации и командой чтения/записи числом циклов синхронизации CLKPER2 в соответствии с таблицей 24.16.

Таблица 24.16. Настройка задержки строка-столбец

ROWCOLDLY[2:0]

Групповая конфигурация

Описание

000

0CLK

Задержка равна 0 циклов CLKPER2

001

1CLK

Задержка равна 1 циклу CLKPER2

010

2CLK

Задержка равна 2 циклам CLKPER2

011

3CLK

Задержка равна 3 циклам CLKPER2

100

4CLK

Задержка равна 4 циклам CLKPER2

101

5CLK

Задержка равна 5 циклам CLKPER2

110

6CLK

Задержка равна 6 циклам CLKPER2

111

7CLK

Задержка равна 7 циклам CLKPER2

Соседние файлы в папке Архитектура ЭВМ