
- •Основные логические устройства компьютера (сумматор, регистр).
- •7.1. Сдвиговые регистры
- •7.2. Параллельные регистры
- •7.3 Реверсивные регистры
- •7.4. Регистры специального назначения
- •Память и виды памяти. Специальная память
- •Память и виды памяти
- •Архитектура и структура пк
- •Оперативная память. Различие модулей памяти. Кэш-память.
- •Память типа rom
- •Память типа dram
- •Кэш-память — sram
- •Быстродействие запоминающих устройств
- •Оперативная память edo
- •Burst edo
- •Ddr sdram
- •Модули simm и dimm
- •Быстродействие памяти
- •Контроль четности и коды коррекции ошибок (ecc)
- •Контроль четности
- •Коды коррекции ошибок
- •Все дороги ведут в jpg
7.4. Регистры специального назначения
Микросхема 133ИР17, К155ИР17 (рис. 223)
Регистр предназначен для построения АЦП, действующих согласно алгоритму последовательного приближения, и может быть использован с двенадцатиразрядным ЦАП. Запуск регистра осуществляют подачей кратковременного отрицательного импульса на инверсный стартовый вход ST. При этом на старшем разрядном выходе Q12 формируется напряжение логического 0, а на всех остальных выходах - логической 1, что является началом поразрядного уравновешивания. На информационный вход D1 поступают сигналы сравнения, которые синхронизируются фронтом тактовых импульсов, поступающих на синхровход С. По завершении преобразования на выходе QCC появляется напряжение логического 0, что может быть использовано для повторного запуска регистра.
Инверсный вход E является входом разрешения преобразования, для чего на этот вход необходимо подать напряжение логического 0. Для непрерывного преобразования выход QСС внешне замыкают с инверсным стартовым входом ST. Выход D0 служит для последовательного вывода данных.
Микросхема 533ИР26, К555ИР26, КМ555ИР26, КР1533ИР26 (рис. 234)
Микросхема представляет собой регистровый файл на четыре четырехразрядных слова (4ч4), что обеспечивает раздельное декодирование и адресацию четырех слов как при записи, так и при считывании информации, т.е. обеспечивается возможность записывать данные по одному адресу и считывать по другому.
Регистровый файл имеет четыре информационных входа D1-D4, используемые для записи четырехразрядных слов. Управление по различным адресам записи и считывания производится подачей двухразрядного кода на входы управления записью AW и управления считыванием AR. Кроме того, режимы записи и считывания задают подачей сигналов управления на соответствующие инверсные входы WR и RD. Режимы записи и считывания иллюстрируются таблицей 37, где в последнем столбце указаны номера регистров, к которым происходит обращение.
При записи в отмеченный в таблице регистр входов D1-D4 заносится четырехразрядное слово; при считывании содержимое вызванного регистра передается на выходную шину Q1-Q4. При действии напряжения лог.1 на входе WR в регистровом файле сохраняется предыдущая
информация (режим хранения), а при действии напряжения логической 1 на входе RD выходы микросхемы переводятся в третье состояние Z (состояние высокого импеданса).
Микросхема 533ИР30, К555ИР30, КР1533ИР30 (рис. 238)
Микросхема представляет собой регистр хранения, способный выступать в качестве дешифратора трехразрядного двоичного кода (дешифрация 3 на 8) и демультиплексора на восемь каналов (1 на 8).
В режиме адресации (режим демультиплексора) данные со входа V записываются в адресуемый триггер регистра и передаются на выход. Остальные триггеры регистра хранят предыдущую информацию. Адрес триггера определяется трехразрядным двоичным кодом, подаваемым на адресные входы A1, A2, A3 (смотри таблицу 38).
В режиме дешифрации дешифрируемый трехразрядный двоичный код подается на входы A1, A2, A3; сигналом истинности будет являться логическая 1, подаваемая на вход М, и сниматься сигнал будет с выхода триггера соответствующего разряда (предварительно регистр должен быть обнулен). Режимы работы регистра в зависимости от состояний входов E и R приведены в таблице 39.
При изменении напряжения на адресных входах на инверсном входе E должно удерживаться напряжение логической 1.
Микросхема К155ИР32, 533ИР32, КМ555ИР32, КР1533ИР32 (рис. 240)
Микросхема представляет собой регистровый файл на четыре четырехразрядных слова (4ч4), что обеспечивает раздельное декодирование и адресацию четырех слов как при записи, так и при считывании информации, т.е. обеспечивается возможность записывать данные по одному адресу и считывать по другому.
Регистровый файл ИР32 отличается от регистрового файла ИР26 отсутствием высокого импеданса выходов, которые в данном случае построены по схеме с открытым коллектором. Функционирование ИР32 аналогично ИР26, за тем исключением, что в режиме чтения при действии на инверсном входе RD напряжения логической 1 на выходах Q1-Q4 устанавливается напряжение логической 1.
Микросхема КР1533ИР39 (рис. 247)
Микросхема представляет собой регистровую память с организацией накопителя 164 бит, с одним четырехразрядным каналом записи и тремя независимыми четырехразрядными каналами считывания данных. Микросхема ИР39 предназначена для использования в качестве сверхоперативного запоминающего устройства в микропроцессорных системах.
Микросхема обеспечивает запись информации в любом из 16 четырехразрядных регистров с канала входных данных DI по адресу, задаваемому дешифратором записи ЦК. Тактирование записи происходит по срезу тактового импульса, поступающего на синхровход С. Хранящаяся в регистрах накопителя информация может быть считана по трем независимым адресам DA, DB, DС в три четырехразрядных канала QA,QB,QC.
Кроме реализации режима "запись в накопителе - чтение", возможна реализация для каналов DA, DB варианта прохождения информации через микросхему, минуя регистры накопителя. При данном режиме работы входные данные каналов DA и DB непосредственно поступают на выходные каскады каналов считывания QA и QB. Управление режимом работы следующее: чтение из накопителя или передача, минуя регистры накопителя, осуществляется отдельными входами управления OA и OB,
как показано в таблице переходов 40.
Наличие третьего состояния выходов (состояние высокого импеданса Z) позволяет использовать микросхему для работы на общие с другими устройствами шины. Управление третьим состоянием выходов осуществляется с инверсных входов EA, EB, EC для каналов QA, QB и QC в соответствии с таблицей истинности 41.