- •ВВЕДЕНИЕ
- •1. ОБЩИЕ СВЕДЕНИЯ О МИКРОПРОЦЕССОРАХ
- •1.1. Микропроцессорные системы
- •2. МИКРОПРОЦЕССОРНЫЙ КОМПЛЕКТ КР580
- •3. ОРГАНИЗАЦИЯ УПРАВЛЕНИЯ В МИКРОПРОЦЕССОРНОЙ СИСТЕМЕ
- •4.1. Системный контроллер КР580ВК28.
- •4.2. Программируемый контроллер ввода-вывода КР580ВВ55
- •4.2.1. Формат РУС (регистра управляющего слова)
- •4.2.2. Пример программирования контроллера КР580ВВ55
- •5. ОДНОКРИСТАЛЬНЫЕ МИКРОЭВМ СЕРИИ КР1816
- •5.1. Процессор
- •5.2. Организация памяти
- •5.3. Организация памяти данных
- •5.4. Таймер-счетчик
- •5.5. Организация ввода/вывода в контроллере
- •5.6. Устройство управления и синхронизации
- •5.8. Подключение к микроконтроллеру внешнего устройства
- •6. ПРОГРАММИРУЕМЫЙ ТАЙМЕР КМ580ВМ53
- •6.1. Режимы работы программируемого таймера.
- •6.2. Временная диаграмма
- •6.3. Пример программирования таймера (ПТ)
- •7. ФУНКЦИОНИРОВАНИЕ МП - СИСТЕМЫ В РЕЖИМЕ ПРЕРЫВАНИЯ
- •7.1. Программируемый контроллер прерываний КР580ВН59
- •8. ФУНКЦИОНИРОВАНИЕ МП – СИСТЕМЫ В РЕЖИМЕ ПДП (ПРЯМОГО ДОСТУПА К ПАМЯТИ)
- •8.1. Основные принципы организации режима ПДП
- •8.2. Контроллер ПДП К580ВТ57
- •9. МИКРОПРОЦЕССОРНЫЙ КОМПЛЕКТ КМ1810
- •9.1. Процессор КМ1810ВМ86
- •9.3. Методы адресации данных
- •9.4. Пример кодирования команды
- •9.6.1. Организация управления в многопроцессорной системе
- •10. МП INTEL 386 И INTEL 486
- •10.1. Виртуальная память
- •10.1.1. Сегментная организация памяти
- •10.1.2. Страничная организация памяти
- •10.2. Кэш-память
- •11. СЕМЕЙСТВО PENTIUM
- •12. АРХИТЕКТУРНЫЕ ОСОБЕННОСТИ СОВРЕМЕННЫХ МП
- •12.1. Основные архитектуры системы команд
- •12.2. Основные структуры современных процессоров
- •ЛИТЕРАТУРА
10.2. Кэш-память
Рис 10.4. Кэш-память процессора i486
Кэш-память (рис. 10.4) представляет собой блок сверхоперативной памяти (32Кб и более), куда во время выполнения вычислений заносится очередной блок команд, который должен выполняться. В буфер записываются только данные, изменяющиеся в процессе вычислений.
Структура памяти СОЗУ – 2D, ассоциативный поиск.
11. СЕМЕЙСТВО PENTIUM
Процессор 5-го поколения.
х86 – программно и аппаратно совместимы со всеми МП структуры х86. Тактовая частота от 60MHz – 300MHz
На рис. 11.1 представлена структура МП Pentium. Он обрабатывает 32-разрядные данные и имеет 32-разрядные шины адреса. Для повышения быстродействия используется сдвоенная CШД – 64 разряда. По ней команды поступают с ОЗУ.
Особенностью структуры является разделение кэш-памяти на кэш команд и кэш данных. Введена схема предсказания переходов и буфер предвыборки. Схема предсказания переходов анализирует, есть ли в ближайших командах инструкции перехода. Для переходов выбираются следующие цепочки операций и сохраняются в буфере предвыборки.
62
