Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
МПУЭВС. Лекции. Задания / Voprosy_ekzamena_po_distsipline.doc
Скачиваний:
52
Добавлен:
11.05.2015
Размер:
174.08 Кб
Скачать

Вопросы экзамена по дисциплине «Проектирование центральных и периферийных устройств эвс.

Часть 2. Микропроцессорные эвс»

Тема 1 (Раздел1)

1. Какое отличие соответствует понятиям команда и микрокоманда?

= команда является предписанием из внешней по отношению к устройству управления процессора памяти, а микрокоманда является одной из многих его сигнальных реакций на полученное внешнее предписание

~ микрокоманда по составу содержит код операции для исполнения и сведения об объектах, на которые эта операция должна быть направлена;

= микрокоманда есть подмножество сигналов к внутренним и внешним объектам состава, МПУ, МК, МПС исполняемым в одном такте внутренней синхронизации процессора

2. Что есть «мультиплексный», «селекторный» каналы в ЭВС?

= мультиплексному каналу соответствуют чередуемые передачи данных порциями от байта до блока в сопровождении осведомительных сигналов «старт», «стоп»

~ селекторному каналу соответствует чередуемая передача данных порциями от байта до блока в сопровождении осведомительных сигналов

= селекторному каналу соответствует передача данных файлами и массивами файлов без разделения процесса на встречные потоки и потоки разных участников передачи по каналу.

3. Какие сигнальные потоки совмещаются во времени в подсистемах ЭВМ?

= адресные, информационные, управляющие

~ адресные, командные, тепловые

~ командные, информационные, управляющие

4. До какого поколения в классификации поколений ЭВМ определяющее значение занимала физическая природа элементной базы?

= до третьего включительно

~ до четвёртого включительно

~ никогда не имела определяющей роли.

5. В каких поколениях ЭВМ радикально решались проблемы снижения энергопотребления, массы и габаритов ЭВМ, повышения конструктивной надёжности?

= в трёх первых

~ после третьего

= во всех поколениях по мере повышения степени интеграции состава

6.На каких этапах постановки задач функционирования МК и МПС проявляется машинная зависимость программирования на языках высокого уровня?

= на этапе трансляции команд программы с языков высокого уровня в программу в машинном коде

~ машинная зависимость программ функционирования не проявляется

~ на этапе подготовки исходного текста программы

7. В каком этапе развития ЭВМ проявились принципы виртуального определения, назначения и распределения ресурсов?

= в третьем поколении по критериям интеллектуализации

= с переходом на символьные формы представления команд и данных с последующей трансляцией в машинный код

~ со времени создания первых ЭВМ

8. Ячейки каких составляющих подсистемы памяти ЭВС могут адресоваться указателем команд процессора?

~ сверхоперативная память процессора

~ внешняя память на подвижных промежуточных запоминающих средах

= внешняя основная электронная память команд

9. Чем отличаются по назначению подсистемы ввода/вывода и ПУ?

= подсистема ввода/вывода ЭВМ отличается от подсистемы ПУ тем, что, связывает центральный процессор и память с отдельными ПУ и устройствами группового подключения ПУ

~ нет различия в назначении названных подсистем

= подсистема ПУ содержит разнообразные ПУ с функциями промежуточного хранения информации и функциями оконечного оборудования связи с внешней средой для ввода/вывода

10 Какие критерии характеризуют уровень «интеллектуализации» ЭВМ?

= критерии соответствия операционных ресурсов, знаний и языка естественному общению с человеком

~ критерий объёма основной памяти ЭВМ

~ критерий состава средств информационного взаимодействия с человеком

11. Какие позитивные черты соответствуют принстонской архитектуре ЭВС?

= конструктивная компактность состава параллельных шин связи процессора с памятью команд и данных

~ повышенное число машинных циклов взаимодействия процессора ЭВС с памятью команд и данных

~ возможность случайного перекрытия областей памяти команд и данных

12. Какие ограничения определяют многокристальное исполнение МП?

= ограничения конструктивной и функциональной интеграции микросхем

= наличие спроса потребителей на модульные изделия состава МК и МПС

~ в связи с несовместимостью конструкции кристалла с корпусом

13. Чем ограничиваются возможности реализации «измененяемой системы команд» процессора ?

= аппаратными ресурсами подсистем УУ и ОУ процессора

~ ни чем не ограничиваются

~ ограничиваются только ресурсами подсистемы операционного устройства.

14 Какой состав подсистем соответствует ЭВМ и ПЭВМ?

= подсистемы управления и обслуживания, обработки информации,

памяти, ввода/вывода, периферийных устройств (ПУ),телеобработки

~ подсистемы управления и обслуживания, обработки информации, памяти, ввода/вывода

~ системный блок, монитор и клавиатура

15 Чем отличается подсистема ПУ ЭВС от её подсистемы ввода вывода?

= подсистема ПУ отличается от подсистемы ввода/вывода автоном-ностью конструкций и свойств ПУ, допускающих их применение в комплексах ЭВС

~ ни чем не отличается

= подсистема ввода вывода обеспечивает взаимодействие ЦП и П с ПУ

16 Чем объясняется применение многокристального исполнения МП?

~ невозможностью размещения функциональных устройств МП на

одном кристалле

= совокупностью экономических, конструктивных и технологических

ограничений интеграции функций МП в одном кристалле

= стремлением производителя МП расширить область применения

модулей МП

17. Какие проблемы решает разрядно-модульное исполнение МП?

= позволяет производителям избавиться от расходов реализации

проектов МП произвольной разрядности

= задачи реализации проектов МП произвольной разрядности решаются потребителями разрядно-модульных секций

~ решает проблему создания процессора повышенной производительности

18 Какие факторы определяют производительность МП?

= разрядность внутренних форматов данных МП

= затраты времени на транспорт данных между внутренними объектами

= затраты времени на преобразования данных в МП

~ затраты времени однократного преобразования данных исключительно

19. Какие позитивные черты соответствуют гарвардской архитектуре ЭВС?

= возможность параллельного по времени доступа к памяти команд и данных

~ повышенное число машинных циклов взаимодействия процессора ЭВС с памятью команд и памятью данных

= исключение возможности случайного перекрытия областей памяти команд и данных