
- •Содержание
- •1. Введение
- •2. Представление информации в эвм
- •2.1. Системы счисления
- •2.1.1. Основные понятия
- •2.1.2. Системы счисления, используемые в вычислительной технике
- •2.1.3. Перевод чисел из одной системы счисления в другую
- •2.2. Типы данных
- •2.2.1. Типы данных, используемых в эвм
- •2.2.2. Константы
- •2.2.3. Логические величины
- •2.2.4. Символьные величины
- •2.2.5. Целые числа
- •2.2.6. Вещественные числа
- •2.3. Форматы команд
- •3. Основы построения эвм
- •3.1. Немного истории
- •3.2. Особенности архитектуры современной вычислительной машины
- •3.2.1. Основные понятия
- •3.2.2. Структурная организация машины
- •3.3. Вариант структуры микроЭвм
- •3.3.1. Общая структура машины
- •3.3.2. Процессор
- •3.3.3. Оперативная память
- •3.3.4. Системная память
- •3.3.5. Система адресации
- •3.3.6. Виртуальная память
- •3.3.7. Таймер
- •3.3.8. Внешние устройства
- •3.3.9. Принципы обмена информацией с внешними устройствами
- •Некоторые вопросы программного обеспечения
- •4.1. О программном обеспечении
- •4.2. Процесс компиляции
- •4.3. Компиляция с языка Ассемблера
- •5. Особенности архитектуры эвм типа ibm-рс
- •5.1. Введение
- •5.2. Исторический обзор процессоров клона 80х86
- •5.3. Классификация процессоров Intel 80х86
- •5.4. Особенности периферийных устройств ibm-pc
- •5.5. Характеристики компьютера
- •5.6. Сегментная адресация
- •5.7. Особенности распределения адресного пространства в компьютерах ibm-pc
- •5.7.1. Стандартная оперативная память (Conventional memory)
- •5.7.2. Область верхней памяти (Upper Memory Area ‑ uma)
- •5.7.3. Область высшей памяти (High Memory Area ‑ hma)
- •5.7.4. Расширенная память (eXtended Memory Specification — xms)
- •5.7.5. Дополнительная память (Expanded Memory Specification — ems)
- •5.8. Обмен информацией с периферийными устройствами
- •5.8.1. Порты ввода/вывода
- •5.8.2. Использование адресного пространства памяти
- •5.8.3. Прямой доступ к памяти
- •5.9. Прерывания
- •5.10. Начальный запуск эвм
- •5.11. Регистры процессора
- •5.11.1. Регистры общего назначения
- •5.11.2. Указатель инструкций
- •5.11.3. Регистр флагов и управляющие регистры
- •5.11.4. Регистры сегментов и селекторов
- •5.11.5. Системные адресные регистры
- •5.11.6. Регистры отладки
- •5.11.7. Регистры тестирования и модельно-специфические регистры
- •6. Debug — средство непосредственной коррекции и отладки загрузочного кода программ
- •6.1. Введение
- •6.1.1. Команды без аргумента
- •Input I порт
- •6.1.2. Команды обращения к ячейкам
- •15D0:010c bfffff mov di,ffff
- •15D0:010f 57 push di
- •6.1.3. Команды запуска программы
- •6.1.4. Команды просмотра и модификации регистров
- •7. Методы адресации
- •7.1. Введение
- •7.2. Регистровый метод адресации
- •159B:0101 1e push ds
- •159B:0101 1e push ds
- •159B:0101 1e push ds
- •7.3. Непосредственный метод адресации
- •7.4. Прямая адресация
- •7.5. Косвенная регистровая адресация
- •159B:0100 not word ptr [bx]
- •159B:0102 e000 loopnz 0104
- •7.6. Адресация по базе
- •7.7. Косвенная регистровая адресация с индексированием
- •159B:0102 0e push cs
- •7.8. Адресация по базе с индексированием
- •7.9. Относительная адресация
- •7.10. Косвенная регистровая адресация с масштабированием
- •7.11. Адресация по базе с индексированием и масштабированием
- •8. Синтаксис ассемблера
- •8.1. Директивы определения данных
- •8.1.1. Определение переменных
- •Cимвольные строки
- •Числовые данные
- •Примеры:
- •8.2. Выражения
- •8.3. Непосредственные операнды
- •8.4. Структуры
- •8.5. Сегменты
- •8.6. Модели памяти и упрощенные директивы определения сегментов
- •8.7. Упрощенные директивы описания сегментов
- •8.8. Создание программы на ассемблере
- •8.9. Получение выполняемого файла
- •9. Система команд
- •9.1. Классификация команд по операндам
- •9.2. Классификация команд по действию
- •9.2.1. Команды пересылки данных
- •9.2.2. Арифметические команды
- •8.2.3. Команды манипуляции битами
- •9.2.4. Управление центральным процессором
- •9.2.4. Команды передачи управления
- •Iret, iretd
- •9.3. Краткий список команд с используемыми операндами
- •9.3.1. Условные обозначения:
- •9.3.2. Инструкции пересылки данных
- •9.3.3. Арифметические, логические и инструкции сдвига
- •9.3.4. Инструкции обработки строк
- •9.3.5. Инструкции передачи управления
- •9.3.6. Инструкции управления процессором
- •Литература
5.6. Сегментная адресация
В МП 8086 указатель команд и регистры имеют разрядность 16 бит, и, можно подумать, что процессор может обратиться только к памяти объемом не более 64 Кбайт (65536 байт, т.е. 2^16), т.е. так же, как и 8-разрядный КР580ВМ80А. Однако на самом деле МП 8086 всегда генерирует 20-битовые адреса, получаемые сложением сдвинутого на 4 позиции влево регистра сегмента и смещения.
Например, если смещение адреса равно 390Fh, а сегмент равен 0100h, то исполнительный адрес будет равен 0490Fh (операнды показаны в двоичном виде):
0000 0001 0000 0000 сдвиг сегмента
0011 1001 0000 1111 смещение
0000 0100 1001 0000 1111 исполнительный адрес
При использовании 20-битовой шины адреса непосредственно можно обратиться к 1Мбайту (2^20=1 048 576 байт).
В более поздних процессорах явно разделились следующие понятия:
дескриптор — это набор параметров, описывающих некоторый участок (сегмент) памяти: адрес, размер, права программ на запись, чтение и исполнение команд из этого сегмента, тип данных, хранимых в сегменте и т.д. Дескрипторы хранятся в специальных таблицах в ОЗУ;
селектор — это номер дескриптора в таблице;
сегмент — это участок памяти, описанный дескриптором.
Эти процессоры имеют еще большее адресное пространство (80286 — 16 Mбайт, 80386 — 4 Гбайта, и т.д.). С одной стороны, это достигается за счет расширения разрядности смещения в сегменте, с другой стороны – адреса сегментов задаются в таблице дескрипторов, где под этот адрес отводится больше 32-х бит (под селектор отводится 16 бит).
В дальнейшем в настоящей работе мы будем пользоваться только обычной, сегментной адресацией.
5.7. Особенности распределения адресного пространства в компьютерах ibm-pc
Логическое распределение оперативной памяти определяется не только применяемой операционной системой, но и особенностями аппаратной реализации IBM-совместимых машин.
Для машин на базе процессоров до 80586 можно выделить следующие логические области адресного пространства:
Conventional Memory — стандартная оперативная память;
UMA (Upper Memory Area) — область верхней памяти,
HMA (High Memory Area) — область высшей памяти,
XMS (eXtended Memory Specification) — расширенная память,
EMS (Expanded Memory Specification) — дополнительная память.
Следует также упомянуть о наличии КЭШ-памяти первого и второго уровней, однако они «прозрачны» для программистов и могут управляться минимально, в основном, в интересах ОС. Управление КЭШем первого уровня специфично для каждой модели процессора, а управление КЭШем второго уровня аналогичным образом специфично для конкретного чипсета.
Кроме того, начиная с процессора 80286 существует понятие виртуальной памяти. Фактически, это дисковое пространство, обслуживаемое операционной системой защищенного режима. Процессоры, начиная с 80286, «помогают» ОС тем, что в нужный момент сообщают ей о необходимости догрузить тот или иной блок с диска в физическую память.
Обратите внимание: такое распределение памяти диктуется не процессором, а используемым чипсетом. Из соображений совместимости оно совпадает для существующих чипсетов.