
- •ОБразования российской федерации
- •Оглавление
- •Краткое содержание
- •Теоретическая часть
- •Организация памяти эвм
- •Организация основной памяти
- •Локальная память и стек 32-разрядных процессоров
- •Режимы адресации операндов
- •Выполнение операции в алу
- •Язык микроопераций
- •Описание слов, регистров и шин
- •Описание массива данных и памяти.
- •Описание микроопераций
- •Условные микрооператоры.
- •Порядок выполнения работы
- •Оформление пояснительной записки
- •Вопросы для самопроверки (защиты к/р)
- •Список литературы
-
ОБразования российской федерации
Московский Государственный институт электроники и математики
(Технический университет)
Кафедра вычислительных систем и сетей
Методические указания к курсовой работе на тему
МОДЕЛИРОВАНИЕ цикла ВЫПОЛНЕНИЯ КОМАНДЫ 32-РАЗРЯДНЫМ ПРОЦЕССОРОМ
по дисциплине «Организация ЭВМ, комплексов и систем»
Москва 2008
Составитель канд. техн. наук, доц. Е.М. Иванова
УДК 681.325
Методические указания являются составной частью методического обеспечения по дисциплине «Организация ЭВМ», изучаемой студентами групп С-31, С-32, С-33, СИ-31 и др. в рамках специальности 22.01 – «Вычислительные машины, комплексы, системы и сети» на втором курсе в третьем семестре.
Основным содержанием является изучение принципов организации работы 32-разрядных процессоров в защищенном режиме, исследование механизмов сегментации памяти, страничной переадресации, способов вычисления различных типов адресов при некоторых режимах адресации операндов, обучение грамотному составлению технического задания на курсовое проектирование и пояснительной записки.
Моделирование цикла выполнения команды 32-разрядным процессором: Методические указания к курсовой работе по дисциплине «Организация ЭВМ и систем» / Московский Государственный институт электроники и математики (Технический университет); Сост.: Е.М. Иванова, М., 2004 - 45с.
Оглавление
оглавление 3
1. Цель работы 4
Краткое содержание 4
Теоретическая часть 4
2. Организация памяти ЭВМ 4
2.1. Организация основной памяти 4
2.2. Локальная память и стек 32-разрядных процессоров 5
2.3. Стек 9
3. Режимы адресации операндов 10
4. Выполнение операции в АЛУ 12
5. язык микроопераций 15
5.1. Описание слов, регистров и шин 16
5.2. Описание массива данных и памяти. 17
5.3. Описание микроопераций 17
5.4. Условные микрооператоры. 19
6. Порядок выполнения работы 20
табл.5 22
7. Оформление пояснительной записки 23
8. Вопросы для самопроверки (защиты к/р) 24
9. Список литературы 25
Цель работы
Целью работы является обучение грамотным и понятным способам формулировки пунктов технического задания, постановки задачи, закрепление теоретических знаний по сегментной и страничной организации памяти для различных режимов работы 32-разрядных процессоров, приобретение практических навыков по составлению и моделированию алгоритмов выполнения команды в процессоре и их записи с использованием языка микроопераций.
В ходе курсовой работы каждый студент должен составить алгоритм выполнения заданной команды в процессоре, с указанием пересылки данных между регистрами и устройствами процессора, установкой нужных признаков и проверкой всех необходимых условий.
Краткое содержание
В настоящих указаниях приводится описание особенностей организации работы 32-разорядных процессоров в защищенном режиме, принципов сегментации памяти, механизмов страничной переадресации, режимов адресации операндов, способов вычисления различных типов адресов. Методические указания содержат достаточное число вариантов заданий на курсовую работу для студентов, изучающих дисциплину “Организация ЭВМ”.