
- •Техника микропроцессорных систем в коммутации
- •Содержание
- •1 Архитектура управляющих систем
- •1.1.2 Структурой системы называется схема или сеть связей между составляющими элементами системы.
- •1.2 Основные характеристики эвм
- •1.3 Особенности эус
- •1.4 Классификация и структуры эус
- •1.5 Распределенное управление
- •1.6 Варианты архитектуры и классификация микропроцессоров
- •Микропроцессоры
- •Микропроцессоры общего назначения (обычно 32хразрядные, а также 64х, 128миразрядные)
- •(Dsp – Digital Signal Prosessors)
- •2.2 Системные шины
- •2.2.2 Параллельные шины
- •2.3 Протоколы системного интерфейса
- •3 Процессоры цифровой обработки сигналов (dsp)
- •Арт apz
- •I/o – подсистема ввода/вывода
- •Irphв – внутренняя шина контроллера регионального процессора
- •Ipu – процессор инструкций
- •Cpa, cpb – центральные процессоры (сторона а и сторона в) rpb – шины rp
- •4. 2 Эус цск ewsd
- •Iop – процессор ввода-вывода
- •Ioc – контроллер ввода-вывода
- •4.3 Эус цск alcatel 1000s12
- •Ism – модуль isdn-абонентов
- •Iptm – интегрированный модуль трактов с коммутацией пакетов нормального трафика, поддерживает до 4-х звеньев сигнализации со скоростью передачи 64 кбит/с
- •4.4 Эус цск si 2000.V5
- •Iva – адаптер жесткого диска
- •Iha – расширенный интерфейс внутреннего тракта, версия а
- •Список литературы
4. 2 Эус цск ewsd
4.2.1 Структура системы включает программные и аппаратные средства (рисунки 4.8 и 4.9).
DLU – цифровой абонентский блок
LTG – линейная группа
SN – коммутационное поле
CCNC – управляющее устройство сети ОКС
SSNC – сетевой контроллер системы сигнализации
MB – буфер сообщений
CP – координационный процессор
CCG – центральный генератор тактовой частоты
PDC, SDC – линии первичного и вторичного уплотнения
CAS – сигнализация по выделенному сигнальному каналу
CCS – общеканальная сигнализация
Рисунок 4.8 – Базовая структура ЦСКEWSD
Рисунок 4.9 – Функциональная структура программного обеспечения
Программы операционной системыорганизуют работу всех программ в многопрограммном режиме и управляют вводом/выводом сообщений с внешних устройств (устройств машинной периферии).
Прикладное ПОобеспечивает обработку вызовов и реализацию функций технической эксплуатации (техническое обслуживание и административное управление).
Программы защиты и технического обслуживаниягарантируют эксплуатацию системы без существенных нарушений ее качественных характеристик.
Аппаратные средства системы EWSDподразделяются наподсистемыдоступа, коммутации, сигнализации, администрирования и управления.
4.2.2 Электронная управляющая система имеет иерархическую структуру (рисунок 4.10).
Верхний уровень управления представлен координационным процессором CP, который взаимодействует с групповыми процессорамиGPлинейных групп через каналы коммутационного поля. Распределение функций междуCPиGPпоказано на рисунке 4.11. Для организации взаимодействияCPиGPв линииSDCкаждой линейной группы выделен нулевой канал. ПроцессорGP, в свою очередь, взаимодействует с контроллерами абонентских блоков через каналы 64 кбит/cлинийPDC.
CP – координационный процессор
MB – буфер сообщений
SN – коммутационное поле
GP – групповой процессор
LTG – линейная группа
DLUC – контроллер абонентского блока
SLMCP – процессор абонентского модуля
DLU – абонентский блок
SGC – процессор коммутационной группы
Рисунок 4.10 – Структура управляющей системы
Рисунок 4.11 – Распределение функций между CP и GP
Рисунок 4.12 – Взаимодействие CP и GP
Все устройства соединяются с полем SN по линиям SDC с потоком 8,192 Мбит/c (128 каналов по 64 кбит/c каждый). Нулевые каналы SDC задействуются для образования внутренних каналов передачи данных между GP разных LTG, между GP и СР (рисунок 4.12). Управление межпроцессорным обменом обеспечивает буфер сообщений МВ.
По внутренним каналам межпроцессорного обмена передаются следующие виды данных:
сообщения о событиях (от GP LTG к CP, от SGC к СР);
команды – указания на действия (от CP к GP LTG, от СР к SGC);
рапорты – квитанции (отчеты) о выполненных действиях (между GP разных LTG);
сигнальные сообщения ОКС№7 (между CP и ССNC, между GP LTG и CCNC).
Каждый GP LTG отправляет свои сообщения и рапорты в нулевом канале SDC. В коммутационном поле эта информация от 63-х LTG мультиплексируется в 2, 4 …126 каналы и поступает в буфер сообщений МВ, который производит сортировку данных. Сообщения о событиях направляются в CP, а рапорты, по возможности, перенаправляются в LTG, минуя СР.
Сигнальным трафиком ОКС№7 управляет CCNC, который выполняет функции подсистемы передачи сообщений МТР, а также часть функций подсистемы управления сигнальным соединением SCCP. При использовании SSNC (сетевой контроллер системы сигнализации) все сигнальные сообщения ОКС№7 обрабатываются без участия СР.
4.2.3 Процессор СР113 представляет собоймультипроцессор, производительность которого наращивается ступенями, благодаря чему он может обеспечить координацию работы станций любой емкости с соответствующей пропускной способностью. В системеEWSDV.15 используются два типа координационных процессораCP113DиCP113C/CR. ПроцессорыCP113C/CRвходят в состав станций большой емкости в сочетании с буфером сообщенийMBD, коммутационным полемSN(D) и контроллером системы сигнализации ОКС№7SSNC. ПроцессорыCP113Dприменяются на станциях меньшей емкости в сочетании с буфером сообщений МВВ, коммутационным полемSN(B) и управляющим устройством сигнализации ОКС№7CCNC.
Координационный процессор CPвыполняет функции обработки вызовов, технической эксплуатации, обеспечения надежности.
В состав CPвходят (рисунок 4.13):
BAP– базовый процессор, выполняющий функции обработки вызовов и технической эксплуатации;
CAP– сопроцессор обработки вызовов;
IOP– процессор ввода/вывода, управляет обменом данными с оборудованием коммутационной станции и периферийными устройствами технической эксплуатации ОА&М;
CMY– общая память для хранения общей базы данных, списков ввода/вывода для интерфейсов IOP:MBи информации, используемой процессорамиIOPдля обмена данными с периферийными устройствами технической эксплуатации ОА&М;
BCMY – шина общей памяти для межпроцессорной связи и реализации процедур обращения к CMY;
IOC– контроллер ввода/вывода, образует интерфейс между шиной общей памяти BCMYи процессоромIOP.
Кроме того, CP113C/CRсодержит мостовой АТМ-процессор ( процессор асинхронного режима передачи) типаC(АМРС), который является интерфейсом с сетевым контроллеромSSNC.
Для повышения надежности все наиболее важные блоки координационного процессора дублируются.
AMPC – интерфейс сети АТМ (мостовой АТМ-процессор типа С)
CAP – сопроцессор (процессор обработки вызовов)
BAPM – основной (базовый) ведущий процессор
BAPS – основной (базовый) ведомый процессор
CMY – общая память