I. Цель работы
Изучение методов логических преобразований с использованием цифровых аналогов интегральных микросхем
П. Задание
Предварительная часть
-
Изучить закономерности преобразования логических устройств
-
Реализовать логическую функцию ЗИ на основе интегральных микросхем ЗИ-НЕ, НЕ.
-
Реализовать логическое выражение у=Х1•Х2+х3 с использованием интегральных микросхем 2И-НЕ, НЕ.
-
Задать последовательность сигналов XI, Х2, ХЗ на базе источников сигналов STIM1 для обоих вариантов. (т1,т2,тЗ - в наносекундах)
Вариант 1 Таблица 3
|
Номер бригады |
τl (ns) |
τ2 (ns) |
τ3 (ns) |
К |
|
3 |
1,5 |
3 |
6 |
40 |
Вариант 2 Таблица 4
|
Номер бригады |
τ1 (ns) |
τ2 (ns) |
τЗ (ns) |
К |
|
3 |
1 |
2 |
1 |
10 |
Экспериментальная часть
-
Выбрать источники сигналов Stiml
-
Разработать и исследовать модель функции ЗИ на базе ЗИ-НЕ, НЕ
-
Разработать и исследовать модель функции x1•x2+x3 на базе 2И-НЕ, НЕ
III. Содержание отчета
-
Условные изображения, характеристики источников сигналов
-
Логические функции схем и их преобразование
-
Таблицы истинности
-
Модели анализируемых схем
-
Тексты временных директив
-
Выводы.
Схема 3И-НЕ, НЕ
*** C:\MC6DEMO\DATA\DIGIO.LIB
.MODEL D0_GATE UGATE ()
.DEFINE M1
+0nS 0
+ LABEL=ST
+ +0nS 1
+ +1.5nS 0
+ +1.5nS GOTO ST -1 TIMES
.DEFINE M2
+0nS 1
+ LABEL=ST1
+ +0nS 1
+ +3nS 0
+ +3nS GOTO ST1 -1 TIMES
.DEFINE M3
+0nS 1
+ LABEL=ST2
+ +0nS 1
+ +6nS 0
+ +6nS GOTO ST2 -1 TIMES

|
A |
B |
C |
3И |
3И-НЕ |
НЕ(3И-НЕ) |
|
0 |
0 |
0 |
0 |
1 |
0 |
|
0 |
0 |
1 |
0 |
1 |
0 |
|
0 |
1 |
0 |
0 |
1 |
0 |
|
0 |
1 |
1 |
0 |
1 |
0 |
|
1 |
0 |
0 |
0 |
1 |
0 |
|
1 |
0 |
1 |
0 |
1 |
0 |
|
1 |
1 |
0 |
0 |
1 |
0 |
|
1 |
1 |
1 |
1 |
0 |
1 |
Схема 2И-НЕ, НЕ
.DEFINE M1
+0nS 0
+ LABEL=ST
+ +0nS 1
+ +1nS 0
+ +1nS GOTO ST -1 TIMES
.DEFINE M2
+0nS 1
+ LABEL=ST1
+ +0nS 1
+ +2nS 0
+ +2nS GOTO ST1 -1 TIMES
.DEFINE M3
+0nS 0
+ LABEL=ST
+ +0nS 1
+ +1nS 0
+ +1nS GOTO ST -1 TIMES

y= x1•x2+x3=НЕ(НЕ(x1•x2) •НЕ(x3))
|
X1 |
X2 |
X3 |
X1•X2 |
НЕ(X1•X2) |
НЕ(x1•x2) •НЕ(x3) |
НЕ(НЕ(x1•x2) •НЕ(x3)) |
x1•x2+x3 |
|
0 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
|
0 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
|
0 |
1 |
0 |
0 |
1 |
1 |
0 |
0 |
|
0 |
1 |
1 |
0 |
1 |
0 |
1 |
1 |
|
1 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
|
1 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
|
1 |
1 |
0 |
1 |
0 |
0 |
1 |
1 |
|
1 |
1 |
1 |
1 |
0 |
0 |
1 |
1 |
Лабораторная работа №6
Компьютерное моделирование работы селектора кода
