
- •АРХИТЕКТУРЫ ВЫЧИСЛИТЕЛЬНЫХ СИСТЕМ
- •Центральный процессор
- •ПРОЦЕССОРЫ
- •ЦЕНТРАЛЬНЫЙ ПРОЦЕССОР ЦП)
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ТАКТОВАЯ ЧАСТОТА ПРОЦЕССОРА
- •ТАКТОВАЯ ЧАСТОТА
- •ТАКТОВАЯ ЧАСТОТА
- •ТАКТОВАЯ ЧАСТОТА
- •Asus
- •РАЗРЯДНОСТЬ ПРОЦЕССОРА
- •КЭШПАМЯТЬ ПРОЦЕССОРА
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •ПРОЦЕССОРЫ
- •АРХИТЕКТУРА НАБОРА КОМАНД
- •АРХИТЕКТУРА НАБОРА КОМАНД НА
- •АРХИТЕКТУРА НАБОРА КОМАНД
- •АРХИТЕКТУРА НАБОРА
- •УСТРОЙСТВО ЦП
- •УСТРОЙСТВО ЦП
- •ЛОГИЧЕСКАЯ СТРУКТУРА ЦП
- •ОПЕРАЦИОННЫЙ БЛОК
- •ДВОИЧНЫЙ СУММАТОР
- •АККУМУЛЯТОР
- •РЕГИСТРЫ ОБЩЕГО НАЗНАЧЕНИЯ
- •ВРЕМЕННЫЕ РЕГИСТРЫ
- •РЕГИСТР ПРИЗНАКОВ
- •НАБОР ТРИГГЕРОВ
- •СДВИГАТЕЛИ
- •ДВОИЧНОДЕСЯТИЧНЫЙ ПРЕОБРАЗОВАТЕЛЬ
- •КОММУТАТОРЫ
- •ЛОГИЧЕСКАЯ СТРУКТУРА ЦП
- •УПРАВЛЯЮЩИЙ БЛОК
- •РЕГИСТР КОМАНД
- •РЕГИСТР ОЧЕРЕДИ КОМАНД
- •РЕГИСТР ОЧЕРЕДИ КОМАНД
- •ДЕШИФРАТОР КОМАНД
- •СЧЕТЧИК КОМАНД
- •Счетчик команд
- •УКАЗАТЕЛЬ СТЕКА
- •СХЕМА ИНКРЕМЕНТА/ДЕКРЕМЕНТА
- •СУММАТОР АДРЕСА
- •АДРЕСНЫЕ РЕГИСТРЫ
- •ВСПОМОГАТЕЛЬНЫЕ РЕГИСТРЫ И СХЕМЫ КОММУТАЦИИ
- •УЗЕЛ УПРАВЛЕНИЯ ШИНАМИ
- •БУФЕРНЫЕ СХЕМЫ
- •ОБОЗНАЧЕНИЯ
- •ОБЩАЯ СХЕМА ВЫПОЛНЕНИЯ ПРОГРАММЫ ПРОЦЕССОРОМ
- •ОБЩАЯ СХЕМА ВЫПОЛНЕНИЯ ПРОГРАММЫ ПРОЦЕССОРОМ
- •ОСНОВНЫЕ КОМПОНЕНТЫ
- •Тракт данных
- •ТРАКТ ДАННЫХ
- •ТРАКТ ДАННЫХ
- •CISC
- •RISC
- •RISC
- •RISC
- •RISC
- •MISC
- •МАТРИЧНЫЙ ПРОЦЕССОР
- •ВЕКТОРНЫЙ ПРОЦЕССОР
- •ПРИНЦИПЫ РАЗРАБОТКИ СОВРЕМЕННЫХ КОМПЬЮТЕРОВ
- •СИСТЕМЫ КОМАНД ПРОЦЕССОРА
- •СИСТЕМЫ КОМАНД ПРОЦЕССОРА
- •ОСНОВНЫЕ ГРУППЫ КОМАНД ПРОЦЕССОРА
- •КОМАНДЫ ПЕРЕСЫЛКИ ДАННЫХ
- •АРИФМЕТИЧЕСКИЕ КОМАНДЫ
- •ЛОГИЧЕСКИЕ КОМАНДЫ
- •КОМАНДЫ ПЕРЕХОДА
- •СОВРЕМЕННЫЕ СПОСОБЫ ПОВЫШЕНИЯ ПРОИЗВОДИТЕЛЬНОСТИ ПРОЦЕССОРОВ
- •ПАРАЛЛЕЛИЗМ
- •ПАРАЛЛЕЛИЗМ НА УРОВНЕ КОМАНД
- •Конвейер из 5 блоков
- •Суперскалярные архитектуры
- •СУПЕРСКАЛЯРНЫЕ
- •СУПЕРСКАЛЯРНЫЕ АРХИТЕКТУРЫ
- •Суперскалярные архитектурыС4
- •ВНУТРИПРОЦЕССОРНАЯ
- •ПАРАЛЛЕЛИЗМ НА УРОВНЕ ПРОЦЕССОРОВ
- •МУЛЬТИПРОЦЕССОРЫ
- •Мультипроцессоры. Разделяемая память
- •Мультипроцессоры. Распределенная память
- •МНОГОЯДЕРНОСТЬ
- •МУЛЬТИКОМПЬЮТЕРЫ
- •Вопросы?

ПРОЦЕССОРЫ
Сокеты AMD
Socket AM2 — 940 контактов, но не совместим с Socket 940; с поддержкой памяти типа DDR2
Socket AM2+ — замена для Socket AM2, прямая и обратная совместимость с сокетом AM2 для всех планируемых материнских плат и процессоров
Socket AM3 — замена для Socket AM2+; с поддержкой памяти типа DDR3
Socket F (Socket 1207) — Opteron
Socket F+ (Socket 1207+) — серверные Opteron с поддержкой шины HyperTransport 3.0 для соединения между процессорами
Socket S1 — Mobile Sempron
22

ПРОЦЕССОРЫ
Слоты Intel
Slot 1 — Pentium II, первые Pentium III, Celeron (233 MHz — 1,13 GHz)
Slot 2 — Pentium II Xeon, Pentium III Xeon
Слоты AMD
Slot A — первые Athlon на ядре K7. Механически (но не электрически) совместим со Slot 1
Slot B — DEC Alpha
23

ПРОЦЕССОРЫ
Socket T (LGA 775) |
24 |

ПРОЦЕССОРЫ
25

ПРОЦЕССОРЫ
Разъём Slot 1
Процессор для Slot 1
26

АРХИТЕКТУРА НАБОРА КОМАНД
Архитектура набора команд (англ. instruction set architecture, ISA) — часть архитектуры компьютера, определяющая программируемую часть ядра микропроцессора. На этом уровне определяются реализованные в микропроцессоре конкретного типа:
архитектура памяти,
взаимодействие с внешними устройствами ввода/ вывода,
режимы адресации,
регистры,
машинные команды,
различные типы внутренних данных (например, с плавающей запятой, целочисленные типы и т . д.),
обработчики прерываний и исключительных состояний.
27

АРХИТЕКТУРА НАБОРА КОМАНД НА
БАЗЕIA-32 INTELпредназначена для выполнения массовых 32-разрядных приложения на ПК начального уровня и реализована в следующих семействах процессоров:
Intel Celeron и Intel Pentium);
процессорах Intel, использующих технологии ультранизкого напряжения питания;
Intel Core Duo.
Архитектура набора команд IA-64 реализована в семействе процессоров Intel Itanium.
Архитектура Intel 64 предназначена для современных ПК и серверов среднего уровня, оптимизированных для выполнения 64-разрядных приложений. Реализована в
Intel Xeon;
Intel Core 2 Duo.
28

АРХИТЕКТУРА НАБОРА КОМАНД
x86 (англ. Intel 80x86) — архитектура процессора c одноименным набором команд, впервые реализованная в процессорах компании Intel.
Название образованно от двух цифр, которыми заканчивались названия процессоров Intel ранних моделей — 8086, 80186, 80286 (i286), 80386 (i386), 80486 (i486). За время своего существования набор команд постоянно расширялся, сохраняя совместимость с предыдущими поколениями.
Помимо Intel, архитектура также была реализована в процессорах других производителей: AMD, VIA, Transmeta, WinChip и др.
В настоящее время для этой архитектуры существует еще одно название — IA-32 (Intel Architecture — 32).
29

АРХИТЕКТУРА НАБОРА
КОМАНД
x86-64 (также x64/AMD64/Intel64/EM64T) — 64-битная аппаратная платформа: чипсет, архитектура микропроцессора и команд, разработанные компанией AMD для выполнения 64- разрядных приложений.
Набор команд x86-64 в настоящее время поддержан:
AMD — процессорами Athlon 64, Athlon 64 FX, Athlon 64 X2, Athlon II, Phenom, Phenom II, Turion 64, Opteron, последними моделями Sempron
Intel (с незначительными дополнениями) под названием «Intel 64» (ранее известные как «EM64T» и «IA-32e») в поздних моделях процессоров Pentium 4, а также в Pentium D, Pentium Extreme Edition, Celeron D, Core 2 Duo, Core 2 Quad, Core i3, Core i5, Core i7, Atom и Xeon.
30

УСТРОЙСТВО ЦП
МП – микропроцессор;
ОЗУ – оперативное запоминающее устройство;
ПЗУ – постоянное запоминающее устройство;
УВв – устройство ввода;
УВыв – устройство вывода;
ИВВ – интерфейс ввода – вывода;
АЛУ – арифметическое логическое устройство;
УУ – устройство управления
ШД – шина данных
КОП код операции процессора
31