2.1.2 Бис системного контроллера кр580вк38
|
_____ BUSEN |
SC |
DB0 DB2 DB3 DB4 DB5 DB6 DB7 ____ INTA ____ IOR ____ IOW ____ MEMR ____ MEMW |
|
D0 D1 D2 D3 D4 D5 D6 D7 |
КР580ВК38 |
|
|
___ WR DBIN HLDA ____ STB |
Рисунок 2 – УГО МП КР580ВК38
Таблица 2 – назначение выводов КР580ВК38
|
Обозначение |
Ввод - вывод |
Назначение |
|
DB0-DB7 |
Вывод |
Разделенная шина данных |
|
INTA |
Вывод |
Сигнал готовности МП к обработке прерывания |
|
IOW |
Вывод |
Запись в УВВ |
|
IOR |
Вывод |
Чтение из УВВ |
|
MEMR |
Вывод |
Чтение памяти |
|
MEMW |
Вывод |
Запись в память |
|
STB |
Ввод |
Строб состояния |
|
HLDA |
Ввод |
Подтверждение захвата |
|
DBIN |
Ввод |
Прием |
|
WR |
Ввод |
Запись (выдача) |
|
D0-D7 |
Ввод, вывод |
Шина данных |
|
BUSEN |
Ввод |
Управление системной шиной |
Микросхема КР580ВК38 выполняет функцию системного контроллера и шинного формирователя, осуществляет формирование управляющих сигналов обращения к ОЗУ или к устройствам ввода/вывода (УВВ), обеспечивает прием и передачу 8-разрядной информации между шиной данных микропроцессора и системной шиной.
2.1.3 БИС БУФЕРНОГО РЕГИСТРА КР580ИР82
|
D0 D1 D2 D3 D4 D5 D6 D7 |
RG |
Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 |
|
__ OE STB |
КР580ИР82 |
Рисунок 3 – УГО МП КР580ИР82
Таблица 3 – Назначение выводов КР580ИР82
|
Обозначение |
Ввод-вывод |
Назначение |
|
Q0-Q7 |
выход |
Выходы регистра |
|
STB |
вход |
Строб |
|
__ OE |
вход |
Разрешение выхода |
|
D0-D7 |
вход |
Входы регистра |
