
D – триггеры
D– триггеры имеет один информационный вход (D- вход) для установки в “1” или “0” и вход синхронизации С (происходит от словаdelay - задержка)
ОсобенностьD– триггеров:
Сигнал на входе Qв тактеt+ 1 повторяет входной
сигналв предыдущем такте
и сохраняет (запоминает) это состояние
до следующего тактового импульса, т.
е.D– триггер задерживает
на один такт информацию, существовавшую
на входеD.
Закон функционирования D– триггера:
Структурная схема D– триггера и условные значения
а) – со статическим управлением
б) – с динамическим управлением
Таблица истинности.
Такт t |
Такт t+ 1 | ||
C |
|
|
|
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
1 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
При С = 0 состояние Тг устойчиво и не зависит от уровня сигнала на информационном входе D.
Сокращенная таблица
Такт t |
Такт t+ 1 |
|
|
0 |
0 |
1 |
1 |
D– триггер можно образовать
из любого синхронногоRS- илиJK– триггера, если
на их информационные входы одновременно
подавать взаимно инверсные сигналыDи.
Хранение информации D– триггерами обеспечиваются за счет цепей синхронизации, поэтому все реальныеD– триггеры –тактируемые.
Управление может быть статическим, динамическим и двухступенчатым.
Временная диаграмма
Минимальный интервал времени между
двумя тактовыми импульсами, при котором
Тг работает без сбоев
Соответственно максимальная частота
переключателей
Dv – триггеры
DV– триггер представляет собой модификациюD– триггера. Их логические функции определяются наличием дополнительного разрешающего входаV, играющего роль разрешающего по отношению ко входуD.
ПриV= 1 триггер работает какD– триггер
При V= 0 - переходит в режим хранения информации независимо от состояния входаD.
Управление функционированием DV– триггера имеет следующий вид:
Наличие V– входа расширяет функциональные возможностиD– триггера, позволяя в нужный момент времени сохранять информацию на выходах в течение нужного числа тактов.
Поскольку вход V– подготавливающий, сигналV= 1должен перекрывать по длительности оба фронта тактового импульса.
Наиболее удобны эти триггеры в быстродействующих схемах, поскольку передача информации происходит по одному входу, т. е. исключено состязание сигналов.Основные применения: запоминание информации в качестве разряда регистра или счетчика.
T – триггер (счетный триггер)
T– триггер имеет один информационныйT– вход (toggle- чека) и отличается простотой действия.
Информация на выходе такого триггера меняет свой знак на противоположный при каждом положительном (или отрицательном) перепаде напряжения на входе.
В сериях выпускаемых микросхем таких триггеров, как правило, нет. Но они могут быть созданы на базе других триггеров.
На основе D– триггера Временная диаграмма
T– триггер – единственный вид триггера, текущее состояние которого определяется не информацией на входах, а состояние в предыдущем такте.
Уравнение T– триггер имеет вид:
Как видно из временной диаграммы частота на выходе T– триггер в два раза ниже частоты сигнала на входе, поэтому такой триггер можно использовать как делитель частоты и двоичный счетчик.
Состояние счетных триггеров Сокращенная таблица состояний
|
|
0
1 |
|
|
|
0 1 |
|
динамическим управлением.