МИНОБРНАУКИ РОССИИ
Санкт-Петербургский государственный
электротехнический университет
«ЛЭТИ» им. В.И. Ульянова (Ленина)
Кафедра РС
отчет
по лабораторной работе №1
по дисциплине «Цифровая электроника»
Тема: Построение схемы для простейших логических выражений в среде QUARTUS II
Студент гр. 4404 |
|
Комарницкий М.С. |
Преподаватель |
|
Богданов Д. В. |
Санкт-Петербург
2026
Цель.
Ознакомиться со средой разработки Quartus II и построить простейшую логическую схему
Задание.
output
=
Таблица истинности для заданного выражения.
X₁ |
X₃ |
X₅ |
output |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
0 |
0 |
1 |
1 |
1 |
0 |
|
|
|
|
|
|
|
|
Создание схемы для заданного логического в Quartus II.
Для создания схемы для заданного логического были использованы были использованы пины: input – для ввода значений наших переменных, or2 – для операции объединения, not – для операции отрицания, and2 – для операции конъюнкции и output – для вывода результата.
Рисунок 1. Схема для заданного логического выражения
После построения схемы, была произведена компиляция, прошедшая без ошибок.
Для того, чтобы увидеть результат работы схемы, нужно подать сигналы логические сигналы на переменные. Для этого был создан .vmf файл, в котором мы присваивали 0 и 1 каждой из переменных и перебрали все возможные варианты комбинаций сигналов. Результат полностью совпал с таблицей истинности.
Рисунок 2. Симуляция подачи логических сигналов
Вывод.
В ходе лабораторной работы, мы познакомились со средой Quartus II, научились составлять простейшие схемы для логических выражений.
В результате лабораторной работы была построена схема для заданного логической выражения. Output в симуляции сигналов совпал с таблицей истинности, что может говорить о корректно составленной схеме.
