Добавил:
wattpad
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз:
Предмет:
Файл:Лекции. Неелова / lekc_2-3.pptx
X
- •Архитектура
- •Предпосылки создания ПЛИС.
- •Этапы синтеза КЦУ.
- •Типы ПЛИС.
- •Элементы структуры
- •Кристаллы, в которых каждый выход матрицы ИЛИ связан со всеми термами, называется программируемая
- •Структура FPGA первого поколения.
- •Структура FPGA третьего поколения.
- •5 поколение FPGA. Основная
- •Фрагмент структуры АЛМ
- •Структура 4-входового LUT (чтение данных)
- •Структура накопителя SRAM
- •Структура запоминающего элемента.
- •Кодер для представления символа 4-разрядного числа
- •Представление кодера в кристалле FPGA.
- •Представление
- •Программирование для LUT и для регистра.
- •Режимы работы Адаптивных Логических Модулей
- •Режим расширенного LUT
- •Схема общего модуля для л. р. 1
- •Объявление генерации частоты
- •Объявление интервалов
- •Сумматор
- •Сумматор
- •Распределение для цепи ускоренного переноса.
- •Сумматор с ускоренным переносом.
- •Структура внутренней памяти.
- •Ячейка EEPROM
- •Ячейка на синхронном RS-триггере
- •Структура ячейки SRAM на D- триггере.
- •SRAM с управлением записью и чтением.
- •Структура памяти FPGA.
- •Выделенная память.
- •Ресурс кристалла 5CSEMA5F31C6.
- •Водно-портовой памяти регистр адреса единый для записи и для считывания.
- •Одно-портовая память.
- •Двух-портовая память.
- •Режимы работы двух-портовой памяти.
- •Назначение входа byteena.
- •Фиксация(удержание) адреса.
- •Диаграмма процесса чтения информации.
- •Диаграмма процесса записи информации.
Объявление генерации частоты
localparam T=20; (3-я строка) |
//localparam T=20; |
||
• always |
• |
initial |
|
• |
begin |
||
begin |
|||
• |
clk=1’b0; |
||
clk=1’b0; |
|||
• |
forever |
||
#(T/2); |
|||
• |
#10 |
||
clk=1’b1; |
|||
|
|
||
#(T/2); |
clk=~clk; |
|
end |
||
end |
||
|
Объявление интервалов
тестирования с заданными параметрами.
• initial |
• initial |
• begin |
• begin |
• ….. |
• ….. |
• load=1’b1; |
• load=1’b1; |
• d=4’d7; |
• d=4’d7; |
• repeat(2)@(negedge clk); |
• repeat(2)#20; |
• load=1’b0; |
• load=1’b0; |
• ena=1’b1; |
• ena=1’b1; |
• repeat(6)@(posedge clk); |
• repeat(6)#20; |
Сумматор
Сумматор
Распределение для цепи ускоренного переноса.
Сумматор с ускоренным переносом.
Структура внутренней памяти.
27
Ячейка EEPROM
28
Ячейка на синхронном RS-триггере
Структура ячейки SRAM на D- триггере.
Соседние файлы в папке Лекции. Неелова
