Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
2
Добавлен:
15.06.2025
Размер:
2.02 Mб
Скачать

3. Описание лабораторного макета

3.1 Функциональная схема макета представлена на рис. 3.1 и состоит из следующих блоков: имитатора источника сигнала, кодера, коммутатора, имитатора канала связи с ошибками, декоммутатора и декодера. Схема выполнена с отклонениями от Государственных стандартов в соответствии с гравировкой на передней панели лабораторного макета.

Имитатор источника сигнала генерирует фиксированную периодическую информационную последовательность двоичных символов (импульсов) ...111000111000…

В состав кодера входят триггеры, включенные по схеме регистра сдвига, и сумматоры по модулю 2, формирующие две

Рис. 3.1 – Функциональная схема лабораторного макета

проверочные последовательности, соответствующие порождающим полиномам (см. формулу (2.5)).

Коммутатор производит временное уплотнение с целью передачи по одному каналу информационных и проверочных символов. В течение длительности одного информационного символа от источника в канал связи поступают один информационный и два проверочных символа, при этом информационный импульс укорачивается, а на освободившееся место ставятся проверочные импульсы.

Имитатор канала связи с ошибками содержит сумматор по модулю 2 (∑з), на один вход которого подается последовательность символов с выхода коммутатора, а на другой вход – последовательность двоичных символов от генератора псевдослучайной двоичной последовательности. Требуемое значение вероятности р появления ошибки в одном символе может быть установлено переключателем -p∙log p, при этом р примерно равна одному из следующих значений: 1/2; 1/4; 1/8;....; 1/256.

Для визуальной индикации интенсивности помехи осциллограф подключают к контрольному гнезду IB1.

Декоммутатор служит для разделения принятого сигнала на информационную и две проверочные последовательности.

Декодер реализует метод порогового декодирования, причем в сумматоре ∑5 формируются символы новой первой проверочной последовательности и сразу сравниваются с соответствующими символа­ми поступившей из канала первой проверочной последовательности. В случае их несовпадения на выходе этого двоичного сумматора появляется единица. Аналогичные функции выполняет и сумматор ∑8.

Пороговое устройство производит сравнение числа несовпадающих проверок с порогом, равным двум, и в случае его превышения выдает импульс. Сумматор ∑6 служит корректором ошибок в информационной последовательности, а в сумматорах ∑9 и ∑7 производится пересчет новых проверочных последовательностей с учетом выявленных ошибок в информационных символах.

Лабораторный макет выполнен в виде универсальной стойки. На передней панели стойки размещены функциональная схема лабораторного макета и органы управления:

тумблер ПОМЕХА – включение в сеть генератора хаотической импульсной помехи (ГХИП);

тумблер СЕТЬ – включение лабораторной стойки в сеть 220 В;

переключатель ПОМЕХА – регулировка интенсивности шума от ГХИП в интервале вероятностей 1/256 – 1/2;

гнезда КОНТРОЛЬ – для снятия осциллограмм в характерных точках лабораторного макета;

гнездо СИНХР – для внешней синхронизации осциллографа;

I, II – обозначение первого и второго контрольных разъемов;

А1 – А8, В1 – В8 - обозначение выходов на каждом контрольном разъеме.

Для исследования исправляющей способности кода установка содержит еще один сумматор по модулю 2, который позволяет проводить поэлементное сравнение двух поданных на его входы последовательностей: переданной и исправленной декодером.

Соседние файлы в папке Методички и лекции