
- •С. П. Саханский
- •Виды систем исчисления контроллеров рк5100
- •1010 1010 1010 1010 1100
- •1.4. Структура микропроцессора Intel 8080а (кр580ик80а) с Пристанской архитектурой (озу, пзу – внешнее)
- •1.5. Логическая структура микропроцессора (mp), процессора цифровой обработки сигнала (dsp), аналогового процессора (aps)
- •Логическая структура аналогового процессора aps
- •1.7. Назначение и организация бис запоминающих устройств и базовых кристаллов бис
- •1. 8. Методика комплексного сравнения параметров микропроцессорных систем
- •1.9. Пристанская и Гарвардская архитектура микропроцессоров
- •1.10. Конвейерный принцип выполнения команд. Классификация микропроцессоров по функциональному признаку
- •1.11. Общие принципы функционирования и структура современных микропроцессорных систем. Система команд и способы адресации операндов
- •1.12. Назначение и виды команд ветвления процесса вычисления, команды останов (halt), холостой операции (nop) и назначение стека в микропроцессорах
- •1.13. Интерфейсы микропроцессорных систем (vme, VXI, usb, pci)
- •1.14. Организация и назначение кэш-памяти
- •Глава 2. 8-разрядные микроконтроллеры (мк)
- •2.1. Структура 8-разрядных контроллеров. Процессорное ядро микроконтроллеров. Резидентная память микроконтроллеров
- •2.2. Порты ввода-вывода микроконтроллеров (мк)
- •2.3. Таймеры и процессоры событий микроконтроллеров (мк)
- •2.4. Аналого-цифровые и цифро-аналоговые преобразователи микроконтроллеров
- •2.5. Контроллеры последовательного ввода-вывода микроконтроллеров
- •2.6. Принципы построения отладочных средств для 8-разрядных микроконтроллеров. Программные симуляторы, внутрисхемные симуляторы, отладочные платы, схемные эмуляторы
- •Глава 3. Коммуникационные контроллеры (кмк)
- •3.1. Функционирование кмк. Семиуровневая модель управления в сетях
- •Глава 4. Процессоры цифровой обработки сигналов (dsp)
- •4.1. Принципы организации и назначение dsp
- •4.2. Обобщенная архитектураDsp
2.6. Принципы построения отладочных средств для 8-разрядных микроконтроллеров. Программные симуляторы, внутрисхемные симуляторы, отладочные платы, схемные эмуляторы
Многие фирмы (Motorola) выпускают:
--- прототипные платы с микрочипом заказываемого микропроцессора и выводом основных линий портов ввода-вывода на разъем; на плате так же находится обычно порт RS-232, для связи с персональной ЭВМ). В комплект прототипной (отладочной) платы входит так же программное обеспечение (ассемблер, отладчик, языки высокого уровня);
---- эмуляторы ПЗУ (это ОЗУ, которое временно включается в систему вместо ПЗУ для много кратной отладки программного обеспечения);
---- внутрисхемный эмулятор (эта плата, которая помимо основной схемы содержит дополнительные аппаратные и программные средства для связи с ЭВМ и отладки системы);
---- применение микропроцессоров с FLAH (Флэш) ПЗУ (позволяет с помощью программного обеспечения многократно отлаживать и перезаписывать программу, не применяя эмулятор ПЗУ);
--- симуляторы: программно-логическая модель микроконтроллера, используемая для отладки программного обеспечения;
---- отладчики: программы воспринимающие программы на уровне исходного кода и используется для просмотра рабочих регистров и ячеек памяти программы с остановом в заданных контрольных точках.
Глава 3. Коммуникационные контроллеры (кмк)
3.1. Функционирование кмк. Семиуровневая модель управления в сетях
Коммуникационные контроллеры (КМК) предназначены для организации локальных компьютерных сетей.
В их состав входят:
--- коммуникационные каналы, которые настраиваются на один из протоколов канального уровня;
--- RISK-процессор, который управляет работой коммуникационных каналов;
--- физический интерфейс, который обеспечивает доступ к внешним трансиверам;
Семиуровневая модель управления в сетях КМК представлена следующими уровнями:
1. Физический;
2. Канальный;
3. Сетевой;
4. Транспортный;
5. Сеансовый;
6. Представления данных;
7. Прикладной уровень.
Глава 4. Процессоры цифровой обработки сигналов (dsp)
4.1. Принципы организации и назначение dsp
Принципы организации и назначение DSP:
---производят цифровую фильтрацию сигналов для линейной системы с постоянными параметрами, то есть, вычисляют в дисретные моменты времени выходную последовательность Yn в зависимости от произвольной входной последовательности Xn, если известна и задана импульсная переходная (весовая) функция линейной стистемы hk, повыражению:
Yn = hk Xn-k (суммирование по k = 0…n)
----производят разложение входной переодической последовательности по спектору, с определением коэффициентов Фурье данной входной переодической последовательности, используя формулы преобразования по Фурье.
4.2. Обобщенная архитектураDsp