1917
.pdf19
Задание {{10}}ТЗ ИЦМУ-2-28 КТ=1; МТ=0.5;
В приведенной на рисунке логической цепи для входных сигналов a(t) и b(t) временная диаграмма выходного сигнала Y(t) имеет вид
Задание {{10}}ТЗ ИЦМУ-2-29 КТ=1; МТ=0.5;
В приведенной на рисунке логической цепи для входных сигналов a(t) и b(t) временная диаграмма выходного сигнала Y(t) имеет вид
20
Задание {{10}}ТЗ ИЦМУ-2-30 КТ=1; МТ=0.5;
В приведенной на рисунке логической цепи для входных сигналов a(t) и b(t) временная диаграмма выходного сигнала Y(t) имеет вид
3: Минимизация логических функций
Задание {{1}}ТЗ ИЦМУ-3-1 КТ=1; МТ=0.7;
Для логической функции Y, заданной показанной на рисунке диаграммой Вейча, минимизированная формула имеет вид …
Y x1 x2 x3
Y x1 x2 x3
Y x1 x2 x3
Y x1 x2 x2 x3 x2 x3
21
Задание {{2}}ТЗ ИЦМУ-3-2 КТ=1; МТ=0.7;
Для логической функции Y, заданной показанной на рисунке диаграммой Вейча, минимизированная формула имеет вид …
Y x1 x2 x3
Y x1 x2 x3
Y x1 x2 x3
Y (x1 x3 )(x1 x3 )
Задание {{3}}ТЗ ИЦМУ-3-3 КТ=1; МТ=0.8;
Для логической функции Y, заданной показанной на рисунке диаграммой Вейча, минимизированная формула имеет вид …
Y x1 x2 x1 x2
Y x1 x2 x1 x2
Y x1 x2 x1 x2
Y (x1 x2 )(x1 x2 )
Задание {{4}}ТЗ ИЦМУ-3-4 КТ=1; МТ=0.3;
Для логической функции Y, заданной показанной на рисунке картой Карно, минимизированная формула имеет вид …
22
Y x2
Y x1
Y x3
Y x2
Задание {{5}}ТЗ ИЦМУ-3-5 КТ=1; МТ=0.3;
Для логической функции Y, заданной показанной на рисунке картой Карно, минимизированная формула имеет вид …
Y x1 x3
Y x1 x3
Y x1 x3
Y x1 x3
Задание {{6}}ТЗ ИЦМУ-3-6 КТ=1; МТ=0.5;
Для логической функции Y, заданной показанной на рисунке картой Карно, минимизированная формула имеет вид …
Y x1 x2 x1 x3
Y x1 x2 x1 x3
23
Y x1 x2 x2 x3
Y (x1 x2 )(x1 x3 )
Задание {{7}}ТЗ ИЦМУ-3-7 КТ=1; МТ=0.2;
Для логической функции Y, заданной показанной на рисунке диаграммой Вейча, структурная формула имеет вид …
Y x1 x2 |
x1 x3 |
x2 x4 |
|
Y x1 x2 |
x1 x4 |
x2 x4 |
|
Y |
x1 x2 |
x1 x3 |
x2 x4 |
Y |
(x1 |
x4 )(x1 |
x2 )(x2 x3 ) |
Задание {{8}}ТЗ ИЦМУ-3-8 КТ=1; МТ=0.2;
Для логической функции Y, заданной показанной на рисунке диаграммой Вейча, структурная формула имеет вид …
Y x3 x1 x4
Y x3 x1 x4
Y x1 x3 x3 x4
Y (x1 x3 )(x3 x4 )
24
Задание {{9}}ТЗ ИЦМУ-3-9 КТ=1; МТ=0.2;
Для логической функции Y, заданной показанной на рисунке диаграммой Вейча, структурная формула имеет вид …
Y |
x1 x2 |
x1 x4 |
|
Y |
x1 x2 |
x1 x4 |
|
Y x1 x2 |
x3 x4 |
x2 x4 |
|
Y (x1 |
x2 )(x1 |
x4 )(x2 x4 ) |
Задание {{10}}ТЗ ИЦМУ-3-10 КТ=1; МТ=0.2;
Для логической функции Y, заданной показанной на рисунке диаграммой Вейча, структурная формула имеет вид …
Y (x1 x3 )(x1 x2 )
Y x1 x2 x1 x3
Y x1 x2 x1 x3 x2 x4
Y (x1 x2 )(x1 x3 )
Задание {{11}}ТЗ ИЦМУ-3-11 КТ=1; МТ=0.2;
Для логической функции Y, заданной показанной на рисунке диаграммой Вейча, структурная формула имеет вид …
25
|
|
|
|
Y x1 x3 |
x2 x4 |
x3 x4 |
|
|
|
|
|
Y x1 x3 |
x3 x4 |
x2 x4 |
|
Y |
x1 x4 |
x2 x4 |
x3 x4 |
Y |
x1 x4 |
x2 x4 |
x3 x4 |
Задание {{12}}ТЗ ИЦМУ-3-12 КТ=1; МТ=0.2;
Для логической функции Y, заданной показанной на рисунке диаграммой Вейча, структурная формула имеет вид …
Y x1 x3 x2 x4
Y (x2 x3 )(x1 x3 )
Y x1 x3 x2 x4
Y (x2 x4 )(x1 x3 )
4: Кодопреобразователи
Задание {{1}}ТЗ ИЦМУ-4-1 КТ=1; МТ=0.2;
Установите соответствие
26
Устройство преобразования кода "1" из "m" в двоичный код называется …
Задание {{2}}ТЗ ИЦМУ-4-2 КТ=1; МТ=0.2;
Приоритетный шифратор формирует на выходе двоичный код (номер) … старшего запроса всех запросов
второго по старшинству запроса отсутствующего запроса
Задание {{3}}ТЗ ИЦМУ-4-3 КТ=1; МТ=0.1;
Полный дешифратор с N входами должен иметь … выходов
2 N |
1 |
2 N |
1 |
2 N
2N 1
Задание {{4}}ТЗ ИЦМУ-4-4 КТ=1; МТ=0.1;
Полный дешифратор с двумя входами должен иметь … выходов
Задание {{5}}ТЗ ИЦМУ-4-5 КТ=1; МТ=0.1;
Полный дешифратор с тремя входами должен иметь … выходов
Задание {{6}}ТЗ ИЦМУ-4-6 КТ=1; МТ=0.1;
Полный дешифратор с четырьмя входами должен иметь … выходов
Задание {{7}}ТЗ ИЦМУ-4-7 КТ=1; МТ=0.1;
Полный дешифратор с пятью входами должен иметь … выходов
27
Задание {{8}}ТЗ ИЦМУ-4-8 КТ=1; МТ=0.1;
Полный двоичный шифратор с 2 N входами должен иметь … выходов
N N-1 N+1 N/2
Задание {{9}}ТЗ ИЦМУ-4-9 КТ=1; МТ=0.1;
Полный двоичный шифратор с четырьмя входами должен иметь … выходов
Задание {{10}}ТЗ ИЦМУ-4-10 КТ=1; МТ=0.1;
Полный двоичный шифратор имеет 8 входов и … выходов
Задание {{11}}ТЗ ИЦМУ-4-11 КТ=1; МТ=0.1;
Полный двоичный шифратор имеет 16 входов и … выходов
Задание {{12}}ТЗ ИЦМУ-4-12 КТ=1; МТ=0.1;
Полный двоичный шифратор имеет 32 входа и … выходов
Задание {{13}}ТЗ ИЦМУ-4-13 КТ=1; МТ=0.5;
Для реализации логической функции Y x1 x2 x2 x3 выходы
дешифратора с номерами … необходимо соединить с входами дезъюнктора.
28
0,1,3,7
1,2,3.4
2,3,5,6
3,5,6,7
Задание {{14}}ТЗ ИЦМУ-4-14 КТ=1; МТ=0.5;
Для реализации логической функции Y x2 x3 x2 x3 выходы
дешифратора с номерами … необходимо соединить с входами дезъюнктора.
4,5,6,7
2,3,4,5
1,3,5,6
3,5,6,7
29 |
30 |
Задание {{15}}ТЗ ИЦМУ-4-15 КТ=1; МТ=0.5; |
Задание {{17}}ТЗ ИЦМУ-4-17 КТ=1; МТ=0.5; |
Для реализации логической функции Y x1 x2 x1 x3 выходы |
Для реализации логической функции Y x1 x2 x3 x1 x2 x3 x1 x3 |
дешифратора с номерами … необходимо соединить с входами |
выходы дешифратора с номерами … необходимо соединить с |
дезъюнктора. |
входами дезъюнктора. |
2,5,6,7 |
1,3,5,6 |
3,4,6.7 |
1,2,3.4 |
2,3,5,6 |
2,3,5,7 |
1,4,5,7 |
0,4,6,7 |
Задание {{16}}ТЗ ИЦМУ-4-16 КТ=1; МТ=0.5; |
Задание {{18}}ТЗ ИЦМУ-4-18 КТ=1; МТ=0.5; |
Для реализации логической функции Y x1 x2 x2 x3 выходы |
Для реализации логической функции Y x1 x2 x3 x1 x2 x3 x1 x3 |
дешифратора с номерами … необходимо соединить с входами |
выходы дешифратора с номерами … необходимо соединить с |
дезъюнктора. |
входами дезъюнктора. |
2,4,5,6 |
0,1,4,5 |
1,2,3.4 |
0,2,6.7 |
1,2,3,5 |
2,3,5,6 |
0,5,6,7 |
1,5,6,7 |
31 |
32 |
Задание {{19}}ТЗ ИЦМУ-4-19 КТ=1; МТ=0.5; |
Задание {{21}}ТЗ ИЦМУ-4-21 КТ=1; МТ=0.5; |
Для реализации логической функции Y x1 x2 x3 x1 x2 x3 x1 x3 |
Для реализации логической функции Y x3 выходы дешифра- |
выходы дешифратора с номерами … необходимо соединить с |
тора с номерами … необходимо соединить с входами дезъюнк- |
входами дезъюнктора. |
тора. |
1,3,6,7 |
2,4,5,6 |
0,1,5.7 |
0,1,2.3 |
2,4,5,6 |
4,5,6,7 |
0,3,4,5 |
1,3,4,5 |
Задание {{20}}ТЗ ИЦМУ-4-20 КТ=1; МТ=0.5; |
Задание {{22}}ТЗ ИЦМУ-4-22 КТ=1; МТ=0.5; |
Для реализации логической функции Y x1 x2 x3 x1 x2 x3 x1 x2 |
Для реализации логической функции Y x2 выходы дешифра- |
выходы дешифратора с номерами … необходимо соединить с |
тора с номерами … необходимо соединить с входами дезъюнк- |
входами дезъюнктора. |
тора. |
1,3,4,5 |
2,3,6,7 |
0,1,5.7 |
0,1,2.3 |
2,3,4,6 |
2,3,4,6 |
0,1,4,5 |
1,2,4,5 |
33
Задание {{23}}ТЗ ИЦМУ-4-23 КТ=1; МТ=0.5;
Для реализации логической функции Y x1 выходы дешифра-
тора с номерами … необходимо соединить с входами дезъюнктора.
0,1,3,5
0,2,5.7
2,3,5,6
1,3,5,7
Задание {{24}}ТЗ ИЦМУ-4-24 КТ=1; МТ=0.5;
Для реализации логической функции Y x3 выходы дешифра-
тора с номерами … необходимо соединить с входами дезъюнктора.
0,1,2,3
0,2,4.7
1,3,5,6
0,1,3,5
34
Задание {{25}}ТЗ ИЦМУ-4-25 КТ=1; МТ=0.5;
Для реализации логической функции Y x2 выходы дешифра-
тора с номерами … необходимо соединить с входами дезъюнктора.
0,1,5,7
0,1,4,5
1,3,4,6
2,3,4,5
Задание {{26}}ТЗ ИЦМУ-4-26 КТ=1; МТ=0.5;
Для реализации логической функции Y x1 выходы дешифра-
тора с номерами … необходимо соединить с входами дезъюнктора.
1,3,5,7
0,1,4.7
0,2,4,6
2,4,5,6
35
5: Мультиплексоры и демультиплексоры
Задание {{1}}ТЗ ИЦМУ-5-1 КТ=1; МТ=0.1;
Установите соответствие Способ передачи данных графически отображается в виде
1:для ……
2:для …..
Задание {{2}}ТЗ ИЦМУ-5-2 КТ=1; МТ=0.6;
Отметьте правильный ответ Выходной сигнал показанного на рисунке
мультиплексора определяется выражени-
ем |
Y z0 a1a0 |
z1a1a0 |
z2 a1a0 |
|
z3 a1a0 . |
|
Если сигналы на входах a0 |
и a1 |
равны |
||||
соответственно |
a0 = x0 и |
a1 = x1 , |
то для |
|||
реализации |
логической |
|
функции |
|||
Y |
x1 x0 x1 x0 на входы |
z0 |
z1 z2 |
z3 необходимо подать после- |
довательность бит
1010
1001
1100
0011
36
Задание {{3}}ТЗ ИЦМУ-5-3 КТ=1; МТ=0.6;
Отметьте правильный ответ Выходной сигнал показанного на рисунке
мультиплексора определяется выражением
Y z0 a1a0 z1a1a0 z2 a1a0 z3 a1a0 . Если
сигналы на входах a0 и a1 равны соответ-
ственно a0 = x0 |
и a1 = x1 , то для реализации |
||
логической |
функции Y x1 x0 x1 x0 |
на |
|
входы z0 z1 |
z2 |
z3 необходимо подать |
по- |
следовательность бит
0101
1001
1100
1010
Задание {{4}}ТЗ ИЦМУ-5-4 КТ=1; МТ=0.6;
Отметьте правильный ответ Выходной сигнал показанного на рисунке
мультиплексора определяется выражением
Y z0 a1a0 z1a1a0 z2 a1a0 z3 a1a0 . Если
сигналы на входах a0 и a1 равны соответственно a0 = x0 и a1 = x1 , то для реализации логической функции Y x1 x0 x1 x0 на
входы z0 z1 z2 z3 необходимо подать последовательность бит
1001
0110
1100
1010
37
Задание {{5}}ТЗ ИЦМУ-5-5 КТ=1; МТ=0.6;
Отметьте правильный ответ Выходной сигнал показанного на рисунке
мультиплексора определяется выражени-
ем |
Y z0 a1a0 |
z1a1a0 |
z2 a1a0 |
|
z3 a1a0 . |
|
Если сигналы на входах a0 |
и a1 |
равны |
||||
соответственно |
a0 = x0 и |
a1 = x1 , то для |
||||
реализации |
логической |
|
функции |
|||
Y |
x1 x0 x1 x0 на входы |
z0 |
z1 z2 |
z3 |
необ- |
ходимо подать последовательность бит
1001
0011
1100
1110
Задание {{6}}ТЗ ИЦМУ-5-6 КТ=1; МТ=0.6;
Отметьте правильный ответ Выходной сигнал показанного на рисунке
мультиплексора определяется выражени-
ем |
Y z0 a1a0 |
z1a1a0 |
z2 a1a0 |
|
z3 a1a0 . |
|
Если сигналы на входах a0 |
и a1 |
равны |
||||
соответственно |
a0 = x0 и |
a1 = x1 , то для |
||||
реализации |
логической |
|
функции |
|||
Y |
x1 x0 x1 x0 на входы |
z0 |
z1 z2 |
z3 |
необ- |
ходимо подать последовательность бит
0011
1000
1010
1110
38
Задание {{7}}ТЗ ИЦМУ-5-7 КТ=1; МТ=0.6;
Отметьте правильный ответ Выходной сигнал показанного на рисунке
мультиплексора определяется выражени-
ем |
Y z0 a1a0 |
z1a1a0 |
z2 a1a0 |
|
z3 a1a0 . |
|
Если сигналы на входах |
a0 |
и a1 |
равны |
|||
соответственно |
a0 = x0 и |
a1 = x1 , |
то для |
|||
реализации |
логической |
|
функции |
|||
Y |
x1 x0 x1 x0 на входы |
z0 |
z1 z2 |
z3 необ- |
ходимо подать последовательность бит
1100
1000
0001
1010
Задание {{8}}ТЗ ИЦМУ-5-8 КТ=1; МТ=0.6;
Отметьте правильный ответ Выходной сигнал показанного на рисунке
мультиплексора определяется выражени-
ем |
Y z0 a1a0 |
z1a1a0 |
z2 a1a0 |
z3 a1a0 . |
||
Если сигналы на входах |
a0 |
и |
a1 равны |
|||
соответственно |
a0 = x0 и |
a1 = x1 , |
то для |
|||
реализации |
логической |
|
функции |
|||
Y |
x1 x0 x1 x0 |
x1 x0 на входы |
z0 |
z1 z2 z3 |
необходимо подать последовательность бит
1001
0111
1100
1010