Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
30
Добавлен:
29.04.2022
Размер:
364.61 Кб
Скачать

Санкт-Петербургский государственный электротехнический университет Кафедра «Электронные приборы и устройства»

задание к курсовому проекту «Разработка электронного устройства» по дисциплине «ЦИФРОВАЯ СХЕМОТЕХНИКА», 2020 учебный год

Фамилия, имя, отчество:

 

Группа:

№ задания: 13

 

 

Система управления шаговым двигателем с временной диаграммой «волна»

Разработать цифровую схему, реализующую следующую временную диаграмму в цепях A, B, C и D, включающих транзисторные ключи, управляющие обмотками шагового двигателя:

Размер одной клетки по оси времени на показанной временной диаграмме – программируемый и меняется от 1 до 16 мс под управлением 16-позиционного галетного переключателя, подающего лог. «1» на один из 16-ти входов схемы.

Тактирование схемы – от внешнего генератора на 2 кГц.

Общие требования к оформлению пояснительной записки:

1.Пояснительная записка должна содержать анализ задания с его формализацией и разбивкой схемы на блоки. Пример: «таймер представляет собой каскад 2/10 счетчиков, работающих с частотой 1 Гц, …».

2.Предварительное составление временных диаграмм вручную требуется только тогда, когда оно необходимо для анализа задачи. Во всех остальных случаях достаточно результатов моделирования схемы.

3.Электрические принципиальные схемы оформляются в среде Max+Plus II, и, вместе с результатами моделирования, являются главным итогом работы над курсовым проектом.

4.Создается только цифровая часть схемы. Все кнопки, транзисторные ключи, источники питания, тактовых сигналов и т.п. являются внешними по отношению к схеме, не изображаются, не разрабатываются.

5.Внешние сигналы задаются на временных диаграммах вручную либо формируются служебными схемами, разработанными для тестирования основной схемы.

6.Сложные схемы рекомендуется разбивать на блоки и моделировать отдельно по блокам.

7.В схемах допускается использовать только модели интегральных схем семейства 7400 и примитивы ЛЭ Max+Plus (AND2, NAND3, …), а также любые примитивы-триггеры (DFF, DFFE, JKFF, …).

8.Использование параметризованных мега-функций Max+Plus и описание схем на текстовых языках (*HDL) не допускается.

9.Неиспользуемые входы моделей микросхем и примитивов требуется подключить к GND или VCC.

10.Не допускается подключать к выходам схемы (примитивам «output») выходы комбинаторных схем, являющихся частями синхронных последовательностных схем без буферного D-триггера.

11.К пояснительной записке, содержащей описание принципа действия схемы, требуется приложить созданный проект Max+Plus, а также схемы и временные диаграммы в формате PDF (создаются через функцию печати).

Соседние файлы в папке Курсач