Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

Тест по микре

.docx
Скачиваний:
61
Добавлен:
01.04.2022
Размер:
44.53 Кб
Скачать

Желтый цвет - доступные вопросы Зеленый цвет - готовые вопросы с ответами Остальное - невыполненные вопросы

Вопросы:

1. Сверхбольшая интегральная схема, работает только с целыми числами, для изготовления используются нанотехнологии?:(Пруфы тест с ответами https://schoolfiles.net/2433367)

- процессор

- винчестер

- оперативная память

2. Область памяти в процессоре?:

- сегмент

- смещение

- регистр

3. Чем определяется регистровая память?:

- тактовой частотой

- разрядностью

- байтом

4. Скольки разрядные процессоры имеют историческое значение и нигде не используются?:

- 16 битные

- 8 битные

- 64 битные

5. Какой процессор Intel был выпущен в 1978 году?:

- 80186

- 8086

- 8088

6. Переменная, которая заносится в регистр?:

- стек

- операнд

- указатель

7. Укажите регистр умножения, деления, ввод вывод слова языка Assembler?:

- АХ

- ВХ

- СХ

8. Область организации оперативной памяти?:

- сегмент

- стек

- регистр

9. Укажите сегмент кодов команд?:

- ES

- DS

- CS

10. К какому типу регистров относятся SP,BP?:

- регистры сегментов

- регистры указатели ( пруф: it.kgsu.ru/Assembler/asm0007.html)

- регистры индексов

11. Относительный адрес внутри сегмента?:

- стек

- регистр

- смещение

12. По какому сигналу процессор Intel 8086 завершает текущий сменный цикл?:

- RESET

- HALT

- WAIT

13. Какая команда приводит процессор Intel 8086 в состояние остановки, из которого его может вывести либо аппаратное прерывание, либо аппаратный сбой?:

- RESET+

- HALT

- WAIT

14. Команда для синхронизации потоков или процессов процессора Intel 8086?:

- RESET

- HALT

- WAIT

15. Дальний вызов?:

- FAR (прямой дальний вызов)

- NEAR

- SHORT

16. Ближний вызов?:

- FAR

- NEAR

- SHORT

17. Короткий вызов?:

- FAR

- NEAR

- SHORT

18. Изменение текущей последовательности команд?:

- алгоритм

- синхронизация

- прерывание

19. Какое прерывание вызывается командой INT xx?:

- аппаратное

- программное

- внутреннее

20. Какие прерывания вызываются асинхронно?:

- аппаратные

- программные (программные = внутренним)

- внутренние

21. Какую модификацию имеет процессор 80186?:

- 80А186

- 80В186

- 80С186

22. Команда mov в языке Assembler обозначает:

- умножение

- деление

- занесение в регистр (копирование в другой регистр)

23. Без какой команды после выполнения процедуры указатель стека не вернется к исходному состоянию?:

- PUSH F (Доредачил Рахимов Е.К. пруф https://schoolfiles.net/2433367 тест с ответом)

- IRET

- INTER

24. Как называется первый регистр в паре?:

- префикс (Доредачил Рахимов Е.К.)

- регистр

- сегмент

25. Префикс, который блокирует системную шину на время выполнения инструкций?:

- REP

- DS:

- LOCK

26. Признак дополнительного переноса заема?:

- CF

- AF

- PF

27. Признак переполнения?:

- ОF

- AF

- PF

28. Регистровая пара?:

- CS;IP

- CS:IP

- CS-IP

29. Какие команды имеет процессор для адресации обращения к устройствам ввода вывода?:

- In и Out

- IORD# иIOWR#

- RESETиHALT

30. Переходом, в какой уровень вызываются маскируемые прерывания?:

- нижний

- средний

- высокий

31. По числу больших интегральных схем (БИС) в микропроцессорном комплекте различают микропроцессоры:

- одноканальные, многоканальные и многоканальные секционные;

- однокристальные, многокристальные и многокристальные секционные;

- одноадресные, многоадресные и многоадресные секционные;

- одноразрядные, многоразрядные и многоразрядные секционные.

32. Система команд, типы обрабатываемых данных, режимы адресации и принципы работы микропроцессора – это:

- Макроархитектура

- Микроархитектура

- Миниархитектура

- Моноархитектура

33. С помощью чего микропроцессор координирует работу всех устройств цифровой системы?:

- с помощью шины управления

- с помощью шины данных

- с помощью шины адреса

- с помощью постоянного запоминающего устройства (ПЗУ)

34. Что является структурным элементом формата любой команды?:

- Регистр

- Адрес ячейки

- Операнд

- Код операции (КОП)

35. …….- это процедура или схема преобразования информации об операнде в его исполнительный адрес:

- Режим кодирования памяти

- Режим адресации памяти

- Режим формата памяти

- Режим обслуживания памяти

36. Одним из способов обмена памяти к внешним устройствам является:

- Режим прямого доступа к памяти

- Режим формирования сигналов прерываний в памяти

- Режим программного управления памятью

- Режим обслуживания памяти

37. Команды распределяют: по функциональному назначению, передача данных, обработка данных, передача управления и …:

- безадресное

- одноадресное

- дополнительное

- двухадресное

38. ….- микропроцессоры, в которых начало и конец выполнения операций задаются устройством управления:

- Универсальные микропроцессоры

- Цифровые микропроцессоры

- Асинхронные микропроцессоры

- Синхронные микропроцессоры

39. …. - могут быть применены для решения широкого круга разнообразных задач (их эффективная производительность слабо зависит от проблемной специфики решаемых задач):

- Цифровые микропроцессоры

- Универсальные микропроцессоры

- Асинхронные микропроцессоры

- Синхронные микропроцессоры

40. …. - различные микроконтроллеры, ориентированные на выполнение сложных последовательностей логических операций, математические МП, предназначенные для повышения производительности при выполнении арифметических операций за счет, например, матричных методов их выполнения:

- Универсальные микропроцессоры двух шинных структурах как подаётся данные и адрес?:

- Синхронные микропроцессоры

- Цифровые микропроцессоры

- Специализированные микропроцессоры

41. ….. - это обрабатывающее и управляющее устройство, выполненное с использованием технологии БИС и обладающее способностью выполнять под программным управлением обработку информации, включая ввод и вывод информации, арифметические и логические операции и принятие решений:

- Процессор

- Микропроцессор

- Контроллер

- Микроконтроллер

42. …… - это микропроцессорное устройство ориентированное не на производство вычислений, а на реализацию заданной функции управления:

- Мини-ЭВМ

- Микро-ЭВМ

- Микроконтроллер

- Контроллер

43. Что является важной характеристикой команды?:

- Формат

- Процесс

- Функциональное назначение

- Адрес

44. Какой из одной букв обозначается разрядность МП Intel 8086?:

- m

- a

- r

- Z

45. …. это вычислительная или управляющая система выполненная на основе одного или нескольких МП содержащая БИС постоянной и оперативной памяти, БИС управления вводом и выводом информации и оснащенная необходимым периферийным оборудованием (дисплей, печатающее устройство, накопители на магнитных дисках и т. п.):

- Универсальные - ЭВМ

- Мини-ЭВМ

- Цифровые – ЭВМ

- Микро-ЭВМ

46. Что означает БУПРПР?:

- База управления последовательности работы программы реестра

- Блок управления порядковой работы программы регистра

- Блок управлением прерыванием работы процессора

- База управлением прерывания работы регистра

47. Что означает БЗП?:

- Блок защиты памяти

- База защиты прерывания

- Блок защиты процессора

- База защиты процессора

48. Что означает БС?:

- Блок синхронизации

- База синхронизации

- Верно и А и Б

- Здесь нет правильных ответов

49. Что означает БУФКА?:

- Блок управления форматированием кода адреса

- Блок управление формата кода адресов

- База управления форматированием контроллером адреса

- Блок управления формированием кодов адресов

50. Что означает БУВВ?:

- Блок управления выполнением вводом

- Блок управления ввода/вывода

- Блок управления виртуального ввода

- Блок управления виртуального вывода

51. Что означает БУПК?:

- Блок управления последовательности команд

- Блок управления прерывания контроллера

- Блок управления процессора команд

- Блок управления памяти команд

52. Что означает БУВО?:

- Блок управления вводом операции

- Блок управления выводом операции

- Блок управления виртуальной операции

- Блок управления выполнением операции

53. Что из перечисленного является характеристиками МП?:

- Режим кодирования памяти

- Ввод\Вывод

- Тактовая частота, Разрядность

- Логическое управление

54. В общем случае под Архитектурой ЭВМ понимается …:

- абстрактное представление машины в терминах основных функциональных модулей языка ЭВМ, структуры данных

- микропроцессоры, включающие в себя систему команд во времени, наличии дополнительных устройств в составе микропроцессора принципы и режимы ЭВМ

- только одна программа

- абстрактные операции ЭВМ, которые имеют одинаковый интерфейс и подключены к единой информационной магистрали

55. В микропроцессорах используют два метода выработки совокупности функциональных управляющих сигналов:

- однокристальный и многокристальный

- функциональный и тактовый

- программный и микропрограммный

- универсальный и цифровой

56. Что означает PrСОЗУ?:

- различные секционные многокристальные запоминающие устройства

- регистровое сверхоперативное запоминающие устройства

- различные сверхоперативное звуковые устройства

- реестровое сверхоперативное запоминающие устройства

57. Что является важнейшим структурным элементом формата любой команды?:

- КОП

- операнд

- адрес ячейки

- регистр

58. Изучение архитектуры МП обычно начинают со знакомства с:

- технологией изготовления

- квалификационными признаками

- интерфейсом микропроцессора

59. Логические команды выполняются:

- над машинными словами

- поразрядно

- побайтно

60. К регистрам общего назначения ЯП Assembler относятся:

- AX, BX, SP, BP

- AX, BX, SI, DI

- AX, BX, CX, DX

61. По способу управления микропроцессоры могут быть:

- со схемным и микропрограммным управлением

- с жестким и мягким управлением

- с мягким и микропрограммным управлением

62. Команда микропроцессора состоит:

- адреса и данных

- кода операции и адреса

- кода операции, данных и адреса

63. Впервые встроенный (синхронный) сопроцессор появился у микропроцессоров:

- пятого поколения

- третьего поколения

- четвертого поколения

64. Локальной шиной называется шина, … выходящая на контакты микропроцессора:

- физический

- логический

- электрический

65. Память с определенной формой адресации называется:

- стеком

- КЭШ- памятью

- оперативной памятью

66. В современных микро – ЭВМ для хранения программ и данных используется одно пространство памяти. Такая организация получила название:

- архитектуры Гарвардской лаборатории

- архитектуры Шеннона

- архитектуры Дж. Фон Неймана

67. Группа периферийных устройств микропроцессора Intel 8086 подключается к шине данных через контроллер:

- обмена

- прямого доступа

- прерываний

68. Микропроцессоры с наращиваемой разрядностью ориентированы на:

- микропрограммное управление

- специализированное управление

- логическое управление

69. Вводом – выводом называется передача данных между ядром ЭВМ и

- контроллером ввода – вывода:

- системной шиной

- внешним устройством

70. Дефекты микропроцессора Intel 8086 подразделяются на:

- сбои, отказы, ошибки

- сбои, отказы, неисправности

- сбои, отказы

71. Точность, с которой тот или иной тест локализует неисправности, называется его:

- достоверностью

- разрешающей способностью

- надежностью

72. Комплексная отладка микропроцессорной системы завершается:

- приемо – сдаточными испытаниями

- периодическими испытаниями

- контрольными испытаниями

73. Сторожевой таймер управляется специальными командами:

- программно

- аппаратно

- аппаратно – программно

74. Результат операции с выхода АЛУ через внутреннюю шину засылается в:

- счетчик команд

- регистр команд

- аккумулятор

75. Адресация внутри объектного модуля может быть:

- абсолютной и косвенной

- абсолютной и перемещающейся

- абсолютной и прямой

76. Режим HALT заканчивается по:

- выполнению некорректной операции

- сбросу

- прерыванию

77. Микропроцессор со схемной организацией управления называют микропроцессором с.... системой команд:

- плавающей

- фиксировано - плавающей

- фиксированной

78. Регистр признаков относится к:

- регистрам общего назначения

- поразрядноуправляющим регистрам

- адресным регистрам

79. По виду технологии изготовления все микропроцессоры делятся на изготовленные на основе:

- униполярной и биполярной технологии

- униполярной и лавинной инжекции заряда

- биполярной и с плавающим затвором

80. Данная шина является процессорно – независимой:

- ISA

- PCI

- USB

81. В такте Т1 содержимое счетчика команд выдается на:

- шину адреса

- шину данных

- шину управления

82. Для увеличения нагрузочной способности микропроцессора в шины данных и адреса включаются:

- регистры

- буферы

- дешифраторы

83. Интерфейс с изолированными шинами характеризуется:

- прямой адресацией памяти

- косвенной адресацией памяти

- раздельной адресацией памяти

84. Субъективные неисправности делят на:

- проектные и интерактивные

- интерактивные и физические

- проектные, физические и интерактивные

85. Этот режим не даёт возможности изменять содержимое памяти и регистра:

- контрольный режим

- трассировки программ

- пошаговый режим

86. Для целей экономии потребляемой мощности предусмотрено два резервных режима с микропотреблением:

- HALT и LVR

- HALT и STOP

- STOP и LVR

87. Резидентная процессора Intel 8086 память данных имеет емкость:

- 64 байта

- 64 Кбайта

- 128 байт

88. После инициализации контроллер может работать в … режиме:

- базовом

- специальном

- циклическом

89. Возможности КПДП позволяют организовать обмен типа:

- «регистр - регистр»

- «память - память»

- «регистр - память»

90. Выходные буферы – 2-хтактные однако могут программироваться как схемы с:

- открытым стоком

- открытым истоком

- открытым затвором

91. Способ адресации операндов называют способом трактовки кодов в:

- поле кода операндов

- поле данных

- адресном поле

92. В микроконтроллере использован … принцип построения команд:

- безадресный

- одноадресный

- двухадресный

93. Регистры управления прерываниями содержатся в:

- стандартном регистровом файле

- расширенном регистровом файле

- стандартном регистровом файле, кроме регистра IRQ, который содержится в РРФ

94. Адрес регистровой пары РОН должен быть:

- четным

- нечетным

- четным или нечетным

95. Архитектура микропроцессора - это … организация:

- структурная и логическая

- схемная и логическая

- схематическая, логическая и структурная

96. ППЗУ относятся к классу:

- полупостоянных ЗУ

- временных ЗУ

- динамических ЗУ

97. К адресным регистрам микропроцессоров относятся:

- AX, BX, SP, BP

- AX, BX, SI, DI

- SP, BP, SI, DI

98. По характеру временной организации работы микропроцессоры делят на:

- синхронные и логические

- синхронные и асинхронные

- асинхронные и потенциальные

99. Основным химическим элементом, используемым при производстве процессоров, является:

- германий

- железо

- кремний

100. Данная шина позволяет автоматически производить конфигурацию и арбитраж запросов на обслуживание:

- EISA

- ISA

- VESA

101. В такте Т2 проверяется наличие сигнала:

- Готовность

- Чтение

- Запись

102. Командный цикл делится на две фазы:

- выборки и хранения

- хранения и записи

- выборки и исполнения

103. В этом режиме может работать только канал КА:

- режим 1

- режим 2

- режим 0

104. Разрядность обрабатываемых данных - характеристика, определяющая:

- точность вычислений

- достоверность вычислений

- надёжность вычислений

105. Командные слова – это управляющие данные от … инициирующие действие:

- контроллера ввода-вывода

- процессора

- оперативной памяти

106. Структурный уровень создается:

- дискретными системами

- резисторами и конденсаторами

- компонентами микропроцессорной системы

107. Для проведения отладки проектируемая МПС должна обладать свойствами:

- управляемости, наблюдаемости, пригодности

- предсказуемости, наблюдаемости, пригодности

- управляемости, предсказуемости, наблюдаемости

108. Сторожевой таймер защищает процессор от:

- «зависания»

- скачков напряжения

- провалов напряжения

109. Для обмена информацией с внешними устройствами предусмотрено три порта:

- P1, P2 и P3

- P1, P2 и BUS

- P0, P1 и BUS

110. Запросы прерываний от внешних устройств поступают на регистр:

- запросов IRR

- масок ISR

- приоритетов INTA

111. Возможны два вида ПДП:

- непрерывные или одиночные передачи

- блочные или одиночные передачи

- схемные или блочные передачи

112. Входы и выходы порта Р3 используются для обслуживания:

- цифровой схемы

- аналоговой схемы

- цифро-аналоговой схемы

113. Главным преимуществом микропроцессора с жестким управлением является:

- высокая производительность

- высокое быстродействие

- высокая надежность

114. В качестве адресного регистра часто используется регистр общего назначения:

- AX

- CX

- BX

115. Способом адресации называется тип обращения к:

- данным

- области памяти

- регистровой памяти

116. В производстве микросхем используется процесс, называемый:

- фотолитографией

- фотоэффектом

- тензоэффектом

117. Магистральная организация предполагает наличие:

- стробированного импульса

- контроллера управления

- управляющего модуля

118. Самые длинные по времени исполнения команды выполняются за:

- 3 цикла (М1, М2, М3)

- 5 циклов (М1, …, М6)

- 6 циклов (М1, …, М6)

119. Данный регистр связан с адресацией памяти программ:

- регистр базы

- программный счетчик

- адресный регистр

120. Сигнал Сброс процессора Intel 8086 (ГТИ) производит:

- остановку микропроцессора

- прерывание работы микропроцессора

- запуск микропроцессора

121. Промежуток времени от начало стартового бита до конца стопового бита называется:

- протоколом

- трафиком

- кадром

122. На уровне «черного ящика» микропроцессорная система описывается:

- компонентами МПС

- внешними спецификациями

- дискретными системами

123. Некоторые из признаков записываются в триггерах регистра:

- слова состояния программы

- слова состояния процессора

- слова состояния памяти

124. Позицию низшего приоритета называют … приоритетного кольца:

- верхом

- дном

- основанием

125. Регистр состояния РС содержит информацию о текущем состоянии контроллера и может читаться:

- ОЗУ

- внешним устройством

- процессором

126. Дополнительной особенностью МК является наличие двух встроенных:

- аналоговых компараторов

- шифраторов

- дешифраторов

127. признаковый регистр FLAGS содержит информацию о текущем состоянии:

- памяти

- процессора

- процесса

128. Микроконтроллеры Z8 поддерживают процессы:

- векторных и программных прерываний

- векторных прерываний и процесс поллинга

- процесс поллинга и аппаратных прерываний

129. Доступ к отдельным битам регистров осуществляется:

- логическими командами с масками

- арифметическими командами с масками

- командами управления

130. Выход из режима STOP возможен по:

- внешнему сбросу и автосбросу

- автосбросу и прерыванию

- внешнему сбросу и прерыванию

131. Регистр общего назначения процессора Intel 8086 часто называют:

- ПЗУ

- СОЗУ

- ЭСППЗУ

132. Физический адрес памяти данных определяется эффективным адресом:

- EA

- ES

- DS

133. В исполнительном блоке находятся:

- арифметический блок, регистры общего назначения, управляющие регистры

- арифметический блок и управляющие регистры

- арифметический блок и регистры общего назначения

134. При использовании данного способа адресации число обращений к оперативной памяти уменьшается:

- регистровая

- прямая

- косвенная

135. Частота машинных циклов определяется:

- тактовой частотой шины данных

- тактовыми сигналами центрального процессора

- тактовой частотой системной шины

136. Обмен со стеком производится:

- однобайтовыми словами

- трехбайтовыми словами

- двухбайтовыми словами

137. Существуют два способа передачи слов информации по линии данных:

- параллельный и последовательный

- синхронный и асинхронный

- параллельно-последовательный и последовательный

138. Микропроцессорная система — это система:

- разделения времени

- дополнительного времени

- реального времени

139. Для исключения возможности копирования программы МК конкурентами предусмотрен бит защиты:

- СППЗУ

- ПЗУ

- ОЗУ

140. При вводе данных выполняется операция поразрядного … над вводимыми данными и содержимым буферного регистра:

- логического И

- логического ИЛИ

- логического исключения ИЛИ

141. С помощью нескольких ПКП легко организуется устройство обработки до … запросов:

- 46

- 8

- 64

142. В режиме прямого доступа к памяти процессор отключается от:

- шин управления и адреса

- системных шин

- шин адреса и данных

143. Наличие 4-х битного буфера возврата позволяет при чтении порта Р3 контролировать данные на:

- входных линиях

- линиях чтения

- выходных линиях

144. Ассемблер asmSS поддерживает две псевдокоманды:

- GLOBAL и LABEL

- GLOBAL и EXTERNAL

- EXTERNAL и LABEL

145. Векторы прерываний размещены в начальной зоне:

- ПЗУ

- ОЗУ

- регистра прерываний

146. Доступ к регистрам может осуществляться с помощью:

- восьмибитного адреса

- восьмибитного адреса или с помощью короткого четырехбитного адреса

- короткого четырехбитного адреса

147. Глобальное имя может быть:

- только абсолютным

- только переместимым

- абсолютным и переместимым

148. Микроконтроллеры Z8 поддерживают процессы:

- векторных и программных прерываний

- векторных прерываний и процесс поллинга

- процесс поллинга и аппаратных прерываний

149. В режиме HALT микроконтроллер приостанавливает выполнение команд и выключает:

- внутреннюю синхронизацию процессора

- внешнюю синхронизацию программ

- динамическую синхронизацию программ

150. Бит D7 – признака режима STOP процессора Intel 8086 управляется:

- программно

- аппаратно

- логически

151. Данные микропроцессоры являются более быстродействующими и более сложными:

- с одношинной организацией

- с двухшинной организацией

- с трехшинной организацией

152. Полупостоянные ЗУ предназначены для:

- длительного хранения информации, не изменяемой в процессе работы микроЭВМ

- относительно быстрой смены хранимой информации

- хранение больших объемов информации

153. Этот тип микропроцессора является базовым для IBM совместимых машин:

- 8086/8088

- 8086/8080

- 8085/8088

154. По виду обрабатываемых входных сигналов различают микропроцессоры:

- цифровые и аналоговые

- логические и аналоговые

- цифровые и логические

155. При данном способе адресации программист имеет возможность явным образом задавать адрес необходимых данных:

- непосредственная адресация

- прямая адресация

- неявная адресация

156. «Чистая» производимость компьютера с процессорами 286 и 386 при равных тактовых частотах:

- высшего компьютера с процессором 386

- высшего компьютера с процессором 286

- одинакова

157. Такты Т4 и Т5 используются для выполнения:

- внутренних организаций в микропроцессоре

- длинных по времени команд

- организации обмена с оперативной памятью

158. Набор программно-доступных регистров располагается внутри:

- арифметическо-логического устройства

- центрального процессора

- оперативной памяти

159. Преобразование данных из параллельного формата в последовательный и передача их на линию связи производится в:

- буферном регистре

- регистр адреса

- сдвиговом регистре

160. Программный уровень разделяется на два подуровня:

- команд процессора и регистровых пересылок

- команд процессора и языковый

- переключательных схем и регистровых пересылок

161. Существуют следующие способы начального тестирования программ:

- пошаговый и поблочный режим

- трассировка программы и контрольный режим

- пошаговый режим и трассировка программы

162. При прямом доступе к памяти меняются состояния текущих регистров:

- адреса и счетчика слов

- данных и счетчика слов

- адреса и счетчика символов

163. При адресации пар регистров используются:

- нечетное выравнивание

- четное выравнивание

- нечетное и четное выравнивание

164. Бит защиты ОЗУ программирует одновременно с:

- ППЗУ

- СПЗУ

- ПЗУ

165. Этот режим работы может быть использован для задержки на время переводы строки в принтере:

- циклический

- однопроходной

- стробируемый

166. Результат арифметических выражений – это:

- десятичное число длиной до 80 бит

- целое число длиной до 80 бит

- целое число длиной до 60 бит

167. Регистр маски прерываний IMR устанавливается и сбрасывается особыми командами разрешения и запрещения прерываний:

- INT и IRET

- INT и DI

- EI и DI

168. признак полупереноса H используется командой … коррекции:

- десятичной

- двоичной

- двоично-десятичной

169. В работе контроллера можно выделить две фазы:

- сложная и простая

- простая и активная

- активная и пассивная

170. Как называется программа, представленная в виде последовательности чисел, являющаяся командами для процессора (контроллера, адресами оперативной памяти, номерами регистров и т. д.):

- Ассемблер

- С--

- Мнемокод

- JAVA

- Машинный код

171. Каких уровней бывают языки программирования?:

- Низкими

- Средними

- Высокими

- Процедурными

- Объектно-ориентированными

- Алгоритмическими

172. Какого уровня язык программирования Ассемблер?:

- Низкого

- Среднего

- Высокого

- Процедурного

- Объектно-ориентированного

- Алгоритмического

173. Какие из утверждений верны? Что ассемблер это:

- Компилятор с языка понятный чел, в команды машинного кода

- Язык программирования низкого уровня

- Ни одно утверждения не верны

174. Что нужно знать, для написания программы на ассемблере?: Неверный

- Архитектуру

- Список команд

- Тактовую частоту

- Разрядность системы

- ОС

175. Какие из следующих утверждений являются недостатками ассемблера?:

- Отсутствие готовых библиотек, по сравнению с языками высокого уровня

- Большое количество объема кода

- Объемные программы

- Трудоемкий для поиска ошибок

- Не эффективен (количество/время разработки)