Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
11
Добавлен:
21.12.2020
Размер:
8.16 Mб
Скачать

PIC18F8722 FAMILY

FIGURE 28-9: PROGRAM MEMORY WRITE TIMING DIAGRAM

Q1

Q2

Q3

Q4

Q1

Q2

OSC1

 

 

 

 

 

A<19:16>

 

Address

 

 

Address

BA0

 

 

 

 

 

 

 

 

 

 

166

 

 

 

AD<15:0>

Address

 

Data

 

Address

 

150

 

153

 

 

 

 

156

 

 

 

151

 

 

 

 

 

 

 

 

ALE

 

 

 

 

 

 

171

 

 

 

 

CE

 

 

 

 

 

171A

 

 

 

 

 

 

 

 

154

 

 

WRH or

 

 

 

 

 

WRL

 

 

 

157A

 

UB or

157

 

 

 

 

 

 

 

 

 

 

 

 

LB

 

 

 

 

 

Operating Conditions: 2.0V < VCC < 5.5V, -40°C < TA < +125°C unless otherwise stated.

 

 

TABLE 28-11: PROGRAM MEMORY WRITE TIMING REQUIREMENTS

Param.

Symbol

 

 

 

 

Characteristics

 

Min

 

Typ

Max

Units

No

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

150

TadV2alL

Address Out Valid to ALE ↓ (address setup time)

0.25

TCY

10

ns

 

 

 

 

 

 

 

 

 

151

TalL2adl

ALE ↓ to Address Out Invalid (address hold time)

 

5

 

ns

153

TwrH2adl

 

 

 

↑ to Data Out Invalid (data hold time)

 

5

 

ns

 

WRn

 

 

154

TwrL

 

 

 

Pulse Width

0.5

TCY

5

0.5 TCY

ns

 

WRn

 

 

 

 

 

 

 

 

 

 

 

156

TadV2wrH

 

Data Valid before

 

↑ (data setup time)

0.5 TCY – 10

ns

 

WRn

157

TbsV2wrL

Byte Select Valid before

 

↓ (byte select setup

0.25 TCY

 

ns

WRn

 

 

 

 

time)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

157A

TwrH2bsI

 

 

 

↑ to Byte Select Invalid (byte select hold time)

0.125 TCY – 5

ns

 

WRn

 

 

 

 

 

 

 

 

 

166

TalH2alH

ALE ↑ to ALE ↑ (cycle time)

 

 

0.25 TCY

ns

 

 

 

 

 

 

 

 

 

171

TalH2csL

Chip Enable Active to ALE ↓

0.25

TCY

20

ns

171A

TubL2oeH

AD Valid to Chip Enable Active

 

 

10

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DS39646B-page 404

Preliminary

2004 Microchip Technology Inc.

PIC18F8722 FAMILY

FIGURE 28-10: RESET, WATCHDOG TIMER, OSCILLATOR START-UP TIMER AND POWER-UP TIMER TIMING

 

 

VDD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MCLR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

30

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Internal

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

POR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PWRT

 

 

 

 

 

33

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Time-out

 

 

 

 

 

 

 

 

32

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Oscillator

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Time-out

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Internal

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reset

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Watchdog

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Timer

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reset

 

 

 

 

 

 

 

 

 

 

 

 

 

34

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

31

 

 

 

 

34

 

 

 

 

 

 

 

I/O pins

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Note:

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Refer to Figure 28-5 for load conditions.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

FIGURE 28-11:

 

 

 

BROWN-OUT RESET TIMING

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VDD

 

BVDD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

35

 

 

 

 

VBGAP = 1.2V

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VIRVST

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Enable Internal

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reference Voltage

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Internal Reference

 

 

 

36

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Voltage Stable

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TABLE 28-12: RESET, WATCHDOG TIMER, OSCILLATOR START-UP TIMER, POWER-UP TIMER

 

 

AND BROWN-OUT RESET REQUIREMENTS

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Param.

Symbol

 

 

 

 

Characteristic

 

 

 

 

 

 

 

Min

Typ

 

Max

Units

Conditions

No.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

30

TmcL

 

 

 

 

Pulse Width (low)

 

 

 

 

2

 

 

 

 

 

 

 

 

s

 

 

 

 

 

 

MCLR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

31

TWDT

 

Watchdog Timer Time-out Period

3.4

 

 

 

 

4.0

 

4.6

ms

 

 

 

 

 

 

 

 

(no postscaler)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

32

TOST

 

Oscillation Start-up Timer Period

1024 TOSC

 

 

1024 TOSC

TOSC = OSC1 period

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

33

TPWRT

 

Power-up Timer Period

 

 

 

 

55.6

 

 

 

 

64

 

75

ms

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

34

TIOZ

 

I/O High-Impedance from

 

 

 

 

 

 

 

 

 

 

 

2

 

 

s

 

 

 

 

 

 

MCLR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Low or Watchdog Timer Reset

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

35

TBOR

 

Brown-out Reset Pulse Width

 

 

 

 

200

 

 

 

 

 

 

 

s

VDD BVDD (see D005)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

36

TIRVST

 

Time for Internal Reference

 

 

 

 

 

 

 

20

 

50

s

 

 

 

 

 

 

 

 

Voltage to become Stable

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

37

TLVD

 

High/Low-Voltage Detect Pulse Width

200

 

 

 

 

 

 

 

s

VDD VHLVD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

38

TCSD

 

CPU Start-up Time

 

 

 

 

 

 

 

10

 

 

s

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

39

TIOBST

 

Time for INTOSC to Stabilize

 

 

 

 

 

 

 

1

 

 

s

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

2004 Microchip Technology Inc.

Preliminary

DS39646B-page 405

PIC18F8722 FAMILY

FIGURE 28-12: TIMER0 AND TIMER1 EXTERNAL CLOCK TIMINGS

T0CKI

 

 

 

 

 

 

41

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

40

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

42

T1OSO/T13CKI

45 46

47 48

TMR0 or

TMR1

Note: Refer to Figure 28-5 for load conditions.

TABLE 28-13: TIMER0 AND TIMER1 EXTERNAL CLOCK REQUIREMENTS

Param

Symbol

 

Characteristic

Min

Max

Units

Conditions

No.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

40

TT0H

T0CKI High Pulse Width

No prescaler

0.5 TCY + 20

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

With prescaler

10

ns

 

 

 

 

 

 

 

 

 

41

TT0L

T0CKI Low Pulse Width

No prescaler

0.5 TCY + 20

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

With prescaler

10

ns

 

 

 

 

 

 

 

 

 

42

TT0P

T0CKI Period

No prescaler

TCY + 10

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

With prescaler

Greater of:

ns

N = prescale

 

 

 

 

 

20 ns or

 

 

value

 

 

 

 

 

(TCY + 40)/N

 

 

(1, 2, 4,..., 256)

 

 

 

 

 

 

 

 

 

45

TT1H

T13CKI

Synchronous, no prescaler

0.5 TCY + 20

ns

 

 

 

High Time

 

 

 

 

 

 

 

 

Synchronous,

PIC18FXXXX

10

ns

 

 

 

 

with prescaler

 

 

 

 

 

 

 

 

PIC18LFXXXX

25

ns

VDD = 2.0V

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Asynchronous

PIC18FXXXX

30

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PIC18LFXXXX

50

ns

VDD = 2.0V

 

 

 

 

 

 

 

 

 

46

TT1L

T13CKI

Synchronous, no prescaler

0.5 TCY + 5

ns

 

 

 

Low Time

 

 

 

 

 

 

 

 

Synchronous,

PIC18FXXXX

10

ns

 

 

 

 

 

 

 

 

with prescaler

 

 

 

 

 

 

 

 

PIC18LFXXXX

25

ns

VDD = 2.0V

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Asynchronous

PIC18FXXXX

30

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PIC18LFXXXX

50

ns

VDD = 2.0V

 

 

 

 

 

 

 

 

 

47

TT1P

T13CKI

Synchronous

 

Greater of:

ns

N = prescale

 

 

Input

 

 

20 ns or

 

 

value

 

 

Period

 

 

(TCY + 40)/N

 

 

(1, 2, 4, 8)

 

 

 

 

 

 

 

 

 

 

 

 

Asynchronous

 

60

ns

 

 

 

 

 

 

 

 

 

 

 

FT1

T13CKI Oscillator Input Frequency Range

DC

50

kHz

 

 

 

 

 

 

 

 

48

TCKE2TMRI

Delay from External T13CKI Clock Edge to

2 TOSC

7 TOSC

 

 

 

Timer Increment

 

 

 

 

 

 

 

 

 

 

 

 

 

 

DS39646B-page 406

Preliminary

2004 Microchip Technology Inc.

PIC18F8722 FAMILY

FIGURE 28-13: CAPTURE/COMPARE/PWM TIMINGS (ALL ECCP/CCP MODULES)

CCPx

(Capture Mode)

50

 

 

 

51

 

 

52

CCPx (Compare or PWM Mode)

53

 

 

 

54

 

 

Note: Refer to Figure 28-5 for load conditions.

TABLE 28-14: CAPTURE/COMPARE/PWM REQUIREMENTS (ALL ECCP/CCP MODULES)

Param

Symbol

Characteristic

 

Min

Max

Units

Conditions

No.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

50

TCCL

CCPx Input Low

No prescaler

0.5 TCY + 20

ns

 

 

 

Time

 

 

 

 

 

 

 

 

 

With

 

PIC18FXXXX

10

ns

 

 

 

 

 

 

 

 

 

prescaler

 

 

 

 

 

 

 

 

 

 

PIC18LFXXXX

20

ns

VDD = 2.0V

 

 

 

 

 

 

 

 

 

 

 

 

 

 

51

TCCH

CCPx Input

No prescaler

0.5 TCY + 20

ns

 

 

 

High Time

 

 

 

 

 

 

 

 

 

With

 

PIC18FXXXX

10

ns

 

 

 

 

 

 

 

 

 

prescaler

 

 

 

 

 

 

 

 

 

 

PIC18LFXXXX

20

ns

VDD = 2.0V

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

52

TCCP

CCPx Input Period

 

3 TCY + 40

ns

N = prescale

 

 

 

 

 

 

N

 

 

value (1, 4 or 16)

 

 

 

 

 

 

 

 

53

TCCR

CCPx Output Fall Time

 

PIC18FXXXX

25

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PIC18LFXXXX

45

ns

VDD = 2.0V

 

 

 

 

 

 

 

 

 

54

TCCF

CCPx Output Fall Time

 

PIC18FXXXX

25

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PIC18LFXXXX

45

ns

VDD = 2.0V

 

 

 

 

 

 

 

 

 

 

2004 Microchip Technology Inc.

Preliminary

DS39646B-page 407

Соседние файлы в папке Склад