Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Laby_MP / Отчет_№10_(выполнение прерываний в ADuC812).doc
Скачиваний:
30
Добавлен:
06.02.2015
Размер:
107.01 Кб
Скачать

Ie (sfr#1 разрешения прв)

EA

EADC

ET2

ES

ET1

EX1

ET0

EX0

Регистр IE разрешает ПРВ в системе и семи источникам ПРВ.

Адрес IE: A8H

Значение IE при включении питания: 00H

Наличие битовой адресации: есть

Назначение разрядов регистра ie

Таблица 10-2

Биты

регистра

Мнемоника

Описание

IE7

EA

Общее разрешение всех ПРВ:

при ЕА = 0 - ПРВ от всех источников запрещены;

при ЕА = 1 - ПРВ от всех источников разрешены в зависимости от состояния остальных разрядов этого регистра.

IE6

EADC

Бит разрешения ПРВ АЦП

IE5

ET2

Бит разрешения ПРВ по переполнению Т2

IE4

ES

Бит разрешения ПРВ от порта UART

IE3

ET1

Бит разрешения ПРВ по переполнению Т1

IE2

EX1

Бит разрешения внешнего ПРВ INT1

IE1

ET0

Бит разрешения ПРВ по переполнению Т0

IE0

EX0

Бит разрешения внешнего ПРВ INT0

Ie2 (sfr#2 разрешения прв)

NU

NU

NU

NU

NU

NU

EPSM

ESI

Регистр IE2 разрешает ПРВ двум дополнительным источникам.

Адрес IE2: A9H

Значение IE2 при включении питания: 00H

Наличие битовой адресации: нет

Назначение разрядов регистра ie 2

Таблица 10-3

Биты

регистра

Мнемоника

Описание

IE2.7-

IE2.2

NU

Не используются

IE2.1

EPSM

Бит разрешения ПРВ по монитору питания

IE2.0

ESI

Бит разрешения ПРВ от интерфейсов SPI/I2C

Iр (sfr приоритета прв)

PSI

PADC

PT2

PS

PT1

PX1

PT0

PX0

Регистр IР устанавливает один из двух возможных уровней ПРВ для различных источников ПРВ. Для присвоения высокого уровня нужно установить соответствующий бит в “1”, для низкого - в “0”.

Адрес IР: В8H

Значение IР при включении питания: 00H

Наличие битовой адресации: есть

Назначение разрядов регистра iр

Таблица 10-4

Биты

регистра

Мнемоника

Описание

IР7

PSI

Устанавливает приоритет ПРВ от SPI/I2C

IР6

PADC

Устанавливает приоритет ПРВ от АЦП

IР5

PT2

Устанавливает приоритет ПРВ от таймера 2

IР4

PS

Устанавливает приоритет ПРВ от порта UART

IР3

РT1

Устанавливает приоритет ПРВ от таймера 1

IР2

РX1

Устанавливает приоритет ПРВ от INT1

IР1

РT0

Устанавливает приоритет ПРВ от таймера 0

IР0

РX0

Устанавливает приоритет ПРВ от INT0