- •Загальні положення
- •1 Вивчення пакета ewb для моделювання електронних схем
- •Мета роботи
- •Методичні вказівки з підготовки до виконання лабораторної роботи
- •Аналіз та застосування лінійки логічних елементів пакета ewb
- •Опис лабораторної установки
- •Порядок виконання роботи
- •Контрольні запитання
- •2 Синтез логічних схем
- •2.1 Мета роботи
- •2.2 Стислі теоретичні відомості
- •2.3 Завдання до роботи
- •2.5 Контрольні запитання
- •3 Дослідження rs–тригерів
- •3.1 Мета роботи
- •3.2 Стислі теоретичні відомості
- •3.2.3 Двотактний синхронний rs–тригер
- •3.3 Методичні вказівки з виконання лабораторної роботи
- •3.3.1 Дослідити асинхронний rs–тригер
- •3.3.2 Дослідити синхронний rs–тригер.
- •3.3.3 Дослідити двотактний синхронний rs–тригер.
- •3.5 Контрольні запитання та завдання
- •4 Дослідження тригерів
- •4.1 Мета роботи
- •4.2 Стислі теоретичні відомості
- •4.2.2 Двотактний d–тригер
- •4.2.3 Рахунковий тригер (т–тригер)
- •4.2.4 Універсальний тригер (jk–тригер)
- •4.2.5 Двотактний jk–тригер
- •4.3 Методичні вказівки з виконання лабораторної роботи
- •4.3.1 Дослідити синхронний d–тригер.
- •4.3.2 Дослідити рахунковий тригер
- •4.3.3 Дослідити універсальний тригер (jk–тригер)
- •4.3.4 Дослідити двотактний jk–тригер
- •4.5 Контрольні запитання та завдання
- •5 Дослідження двійкових лічильників
- •5.1 Мета роботи
- •5.2 Стислі теоретичні відомості
- •5.2.1 Найпростіший підсумовуючий асинхронний лічильник
- •5.2.2 Найпростіший асинхронний лічильник, що відраховує
- •5.2.3 Лічильник з довільним модулем рахунку
- •5.3 Завдання до роботи
- •5.3.1 Дослідження підсумовуючого лічильника
- •5.3.2 Дослідження лічильника, що відраховує
- •5.3.3 Дослідження лічильника з довільним модулем рахунку
- •5.5 Контрольні запитання та завдання
- •Перелік посилань
4.2.4 Універсальний тригер (jk–тригер)
Такий тригер має інформаційні входи J і К, які за своїм впливом аналогічні входам S і R тактованого RS–тригера:
• при J=1, K=0 тригер по тактовому імпульсу встановлюється в стан Q=1;
• при J= 0, K=1 – переключається в стан Q=0;
• при J=K=0 – зберігає раніше прийняту інформацію.
Але на відміну від синхронного RS–тригера одночасна присутність логічних 1 на інформаційних входах не є для JK–тригера забороненою комбінацією й приводить тригер у протилежний стан.
Рисунок 4.5 – Схема JK–тригера на основі сінхронного RS–тригера
Таблиця 4.3 – Таблиця переходів JK–тригера
K |
J |
C |
Q(t) |
Q(t+1) |
0 |
0 |
|
0 |
0 |
0 |
0 |
|
1 |
1 |
0 |
1 |
|
0 |
1 |
0 |
1 |
|
1 |
1 |
1 |
0 |
|
0 |
0 |
1 |
0 |
|
1 |
0 |
1 |
1 |
|
0 |
1 |
1 |
1 |
|
1 |
0 |
Символ означає задній фронт синхроімпульсу.
4.2.5 Двотактний jk–тригер
Двоступінчастий тактований JK–тригер наведено на рис. 2.7. Кожний каскад такого тригера є тактованим RS–тригером.
На відміну від RS-тригера, тут заведений зворотний зв'язок з виходу другого щабля, на вхід першого щабля тригера. Входи J і К відповідають входам установки в 1 і 0 тригера. Однак на відміну від RS-тригера в JК-тригері сигнали «1» можуть одночасно зробити на входи J і K, при цьому стан тригера змінюється на протилежне, тобто при J = K схема поводиться як тригер з рахунковим входом. JК–тригер зручний тим, що за різних варіантів підключення його входів можна одержати схеми, що функціонують як RS, D і T–тригери.
Рисунок 4.6 – Двотактний JK–тригер
4.3 Методичні вказівки з виконання лабораторної роботи
4.3.1 Дослідити синхронний d–тригер.
З лінійки логічних елементів вибрати елементарні двовхідні елементи І–НЕ або АБО-НЕ, на них побудувати синхронний однотактний D–тригер.
З лінійки логічних елементів вибрати елементарні двовхідні елементи АБО-НЕ й І-НЕ, на їхній базі за допомогою асинхронного RS–тригера побудувати синхронний однотактний D–тригер.
З лінійки логічних елементів вибрати елементарні двовхідні елементи АБО-НЕ й І-НЕ, на їхній базі за допомогою асинхронного RS–тригера побудувати синхронний двотактний D–тригер.
Подаючи на вхід тригера, за допомогою генератора слів, кодову комбінацію відповідно до таблиці переходів, установити тригер у вихідний стан.
Перевірити його працездатність D–тригера, побудованого на базі простих логічних елементів і на базі асинхронного RS–тригера і їх відповідність таблиці переходів, показанням індикаторів і часовим діаграмам логічного аналізатора.
4.3.2 Дослідити рахунковий тригер
З лінійки елементів цифрових схем вибрати два асинхронні RS–тригери, на них побудувати Т–тригер.
З лінійки елементів цифрових схем вибрати D–тригер, з його допомогою побудувати Т–тригер.
З лінійки інструментів вибрати генератор слів, логічний аналізатор, чотири індикатори й підключити їх відповідно до входів і виходів тригера, склавши функціональну схему для дослідження його роботи Т-тригера .
Перевірити працездатність Т–тригера, побудованого на базі D–тригера й на базі асинхронного RS–тригера і їх відповідність таблиці переходів, показанням індикаторів і часовим діаграмам логічного аналізатора.
