
- •1.1. Классификация преобразователей информации
- •1.1.1. Классификация ацп
- •1.1.2. Классификация цап
- •1.2. Параметры преобразователей информации
- •1. Идеальная 2. Смещение нуля. 3. Отклонение коэффициента передачи.
- •4. Нелинейность. 5. Немонотонность.
- •Обычно .
- •2. Квантование непрерывных величин во времени и по уровню
- •2.1. Квантование во времени
- •2.1.1. Определение частоты квантования по теореме Котельникова
- •Функция
- •2.1.2. Определение частоты квантования с помощью интерполяционного многочлена Лагранжа
- •2.2. Квантование по уровню
- •3. Классификация и методы определения погрешностей
- •3.1. Классификация погрешностей
- •3.2. Методы определения ошибки устройства, вызванной действием одной первичной ошибки
- •3.3. Методы суммирования случайных ошибок
- •4. Преобразователи цифровых кодов в электрические сигналы (цап)
- •4.1. Классификация
- •4.2. Цап с весовыми резисторами
- •4.3. Цап с ср r-2r и одним эталонным источником напряжения
- •4.4. Цап с ср r-2r и источниками равных токов в разрядах
- •4.5. Цап с сеткой резисторов комбинированного типа
- •4.6. Цап с коммутируемыми конденсаторами (цап с конденсаторами с перераспределением зарядов)
- •4.7. Цап с суммированием единичных приращений. Цап с шим и чим
- •Цап с шим.
- •Цап с чим.
- •4.8. Цап последовательного кода в напряжение
- •4.9. Цап последовательного кода в напряжение на коммутируемых конденсаторах
- •4.10. Полно-декодирующие цап (или строковые цап)
- •4.11. Сегментные цап
- •4.12. Биполярные цап
- •5.1. Классификация
- •5.2. Ацп считывания
- •5.3. Преобразователи напряжение в код (пнк) с полной обратной связью
- •5.4. Ацп, основанные на методе сравнения и вычитания
- •5.5. Ацп последовательного приближения (пнк, использующий в обратной связи цап с суммированием с учетом веса разряда)
- •5.6. Ацп без обратной связи конвейерного типа (на одноразрядных ацп-цап)
- •5.7. Ацп с промежуточным преобразованием
- •5.7.1. Ацп с времяимпульсной модуляцией (ацп с вим)
- •5.7.2. Время-импульсный ацп с двойным интегрированием
- •5.7.3. Схема преобразования напряжения в код с трехтактным интегрированием
- •5.7.4. Ацп с промежуточным преобразованием в частоту
- •5.7.5 Генератор управляемый напряжением (гун)
- •5.8. Архитектура сигма-дельта ацп
- •5.8.1. Шумообразующий - модулятор (ацп со сбалансированными зарядом и разрядом)
- •5.8.2. Изменение формы сигнала
- •5.8.3. Сравнение метода двухшагового преобразователя с преобразователем со сбалансированным зарядом и разрядом
- •5.9. Стахостическо-эргодический метод преобразования напряжения в код
- •5.9.1 Удобство обработки
- •6. Кодовые шкалы преобразователей считывания
- •6.1. Применение в преобразователях специальных кодов для устранения ошибок неоднозначности при считывании
- •6.2. Двоичные кодовые шкалы
- •6.3 Двоично-сдвинутые коды
- •6.4. Метод «двойной щетки»
- •6.5. Однопеременный циклический код. Код Грея
- •6.6. Двоично-десятичные кодовые шкалы
- •6.6.1. Взвешенный двоично-десятичный код
- •6.6.2. Невзвешенные двоично-десятичные коды с последовательным изменением одной единицы
- •7. Аналого-цифровые преобразователи механических перемещений
- •7.1. Классификация
- •7.2. Преобразователи перемещений в код накапливающего типа
- •7.3. Циклический преобразователь с промежуточным преобразованием в фазу и временной интервал
- •7.4. Фазовращатель на основе вращающихся трансформаторов (вт, сквт)
- •7.4.1. Схема фазовращателя с вращающимся полем
- •7.4.2. Схема фазовращателя с пульсирующим полем
- •7.5. Фазовые методы преобразования информации
- •7.5.1. Фазовый интерполятор прямого преобразования по методу стробирующей бегущей метки
- •7.5.2. Формирование цифрового кода на выходе фазовращателя
- •7.5.3. Фазовый следящий интерполятор
- •7.6. Амплитудные методы преобразования информации
- •7.6.1. Интерполяторы следящего типа (компенсационные)
- •7.6.2 Амплитудный интерполятор прямого преобразования
- •Список литературы
6.4. Метод «двойной щетки»
Указанный недостаток устраняется при считывании по методу «двойной щетки». В этом методе, называемом иногда U-считыванием, также применяется по 2 считывающих элемента на разряд, кроме самого младшего разряда. Но в отличии от V-считывания элементы располагаются в два ряда симметрично линии считывания элемента младшего разряда на расстоянии, равном половине длины кодового участка младшего разряда (см. рис. 6.7).
Рис. 6.7. U-расположение считывающих элементов.
Если с разрядной дорожки младшего разряда считывается код «0», то сигнал для других разрядов снимается с опережающего ряда считывающих элементов. Если с разрядной дорожки младшего разряда считывается код «1», то сигнал для других разрядов снимается с отстающего ряда считывающих элементов.
Съем сигналов производится одновременно для всех разрядов, что значительно сокращает время преобразования.
Однако при этом методе допуск на установку считывающих элементов всех разрядов одинаков и при высокой разрядности кодовой шкалы достаточно узок, что является недостатком метода «двойной щетки».
Иногда по конструктивным соображениям возникает необходимость расположения всех считывающих элементов на одной линии. В этом случае рисунок двоичного кода изменяется таким образом, что каждый разряд, кроме младшего, будет представлен двумя подразрядами А и В, причем длина кодовых участков обоих подразрядов каждого разряда одинакова и увеличивается вдвое при переходе к следующему старшему разряду.
Эти подразряды сдвинуты относительно своего нормального положения в маске обычного двоичного кода. В результате получаются так называемые двоично-сдвинутые коды (см. рис. 6.8).
Двоично-сдвинутый код с расположением считывающих элементов по методу «двойной щетки» строится следующим образом:
кодовые участки подразрядов А всех разрядов сдвинуты относительно линии считывания в направлении убывания чисел на величину
, где
- длина кодового участка младшего разряда;
кодовые участки подразрядов В всех разрядов сдвинуты относительно линии считывания в направлении возрастания чисел на такую же величину.
Рис. 6.8. Двоично-сдвинутые коды.
Двоично-сдвинутый код с расположением считывающих элементов по методу V-развертки строится следующим образом (рис. 6.9):
кодовые участки подразряда А i-го разряда начиная с
, сдвинуты относительно линии считывания в направлении убывания чисел на величину, равную одной четверти кодового участка этого разряда;
кодовые участки подразряда В i-го разряда сдвинуты относительно линии считывания в направлении возрастания чисел на такую же величину.
Рис. 6.9. Двоично-сдвинутый код по методу V-развертки.
Логический выбор считывающих элементов при считывании информации со шкал с двоично-сдвинутыми кодами осуществляется в соответствии с правилами, описанными выше.
Целесообразность выбора сдвига элементов считывания или кодовых дорожек зависит от требований к точности и конструкции преобразователя.
Если доминируют точностные требования, то целесообразно усложнить кодовую шкалу и упростить установку считывающих элементов, хотя это и ведет к некоторому увеличению габаритов шкалы.