
- •Задания на курсовой проект
- •Задание №2 «Проектирование многопроцессорного вычислительного комплекса»
- •Задание №3 «Проектирование многопроцессорного вычислительного комплекса»
- •Задание №4 «Спроектировать ассоциативный процессор специализированной вычислительной системы»
- •Задание №5 «Проектирование блока доступа к моноканалу лвс»
- •Задание №6 «Проектирование блока формирования и передачи пакета адаптера (контроллера) лвс»
- •Задание №7 «Проектирование блока приёма и обработки пакета адаптера (контроллера) лвс»
Задание №3 «Проектирование многопроцессорного вычислительного комплекса»
Исходные данные:
№ Вар.
|
Выполняемая функция
|
Порядок (ранг) матрицы
|
Элементная база
|
Разрядность чисел (двоичная)
|
1 |
A+BC |
2 |
ТТЛ |
16
|
2 |
A(B+C) |
2 |
КМДП |
16
|
3 |
A+BC |
3 |
ТТЛ |
12
|
4 |
A(B+C) |
3 |
КМДП |
12
|
5 |
A+BC |
4 |
ТТЛ |
8
|
6 |
A(B+C) |
4 |
КМДП |
8
|
7 |
A+BC |
2 |
ТТЛ |
16
|
8 |
A(B+C) |
2 |
КМДП |
16
|
9 |
A+BC |
3 |
ТТЛ |
12
|
10 |
A(B+C) |
3 |
КМДП |
12
|
11 |
A+BC |
4 |
ТТЛ |
8
|
12 |
A(B+C) |
4 |
КМДП |
8 |
Литература:
Шпаковский Г. И. Архитектура парралельных ЭВМ: Уч. пособие для ВУЗов, Мн, Университетское, 1989.
Кухарев Г. А. Систолические процессоры для обработки сигналов, Мн, Беларусь, 1988
Цифровые интегральные схемы: справочник / Богданович М.И. и др., Мн, Беларусь, 1991.
Справочник по высшей математике
Шпаковский Г. И. Организация парралельных ЭВМ и суперскалярных процессоров, Мн, Белгосуниверситет, 1996
Разделы пояснительной записки:
Введение
Разработка структурной схемы
Разработка функциональной схемы
Выбор и обоснование элементной базы
Разработка принципиальной схемы
Заключение
Объём записки 25-35 страниц
Перечень графического материала:
Схема структурная электрическая
Схема функциональная электрическая
Схемы принципиальная электрическая Формат каждого листа – А1
Задание №4 «Спроектировать ассоциативный процессор специализированной вычислительной системы»
Исходные данные:
№ Вар.
|
Ёмкость АЗУ (слов)
|
Длинна слова (бит)
|
Тип выполняемыех операций
|
Элеменгтная база
|
1 |
32 |
32 |
=, #, <, >, max. |
ТТЛ
|
2 |
64 |
16 |
=, #, >/, min. |
КМДП
|
3 |
128 |
8 |
=, #, max, min. |
ЭСЛ
|
4 |
32 |
32 |
=, #, <>, ><. |
ТТЛ
|
5 |
64 |
16 |
=, #, <>, min. |
КМДП
|
6 |
128 |
8 |
=, #, ><, >. |
ЭСЛ
|
7 |
32 |
32 |
=, #, ><, <. |
ТТЛ
|
8 |
64 |
16 |
=, <, >, <>. |
ЭСЛ
|
9 |
128 |
8 |
#, <>, ><, >. |
КМДП
|
10 |
16 |
32 |
=, #, >, \<. |
ТТЛ
|
11 |
16 |
64 |
\<, >/, =, >. |
ЭСЛ
|
12 |
16 |
64 |
>, <, =, max. |
КМДП
|
13 |
64 |
16 |
min, max, >, <. |
ТТЛ
|
14 |
64 |
32 |
max, #, >/, <. |
ЭСЛ
|
15 |
64 |
32 |
#, max, >, <. |
КМДП |
Примечание: '=' - равно, '#' - не равно, '>' - больше чем, '<' - меньше чем, '><' - между границами, '<>' - за пределами границы, '\<' - не больше, '>/' - не меньше, 'min' – минимальная величина, 'max' – максимальная величина.
Литература:
Ларионов А.М и др. Вычислительные комплексы, системы и сети: учебник для вузов, М, Энергоатомиздат, 1987 - 287 с.
Шпаковский Г. И. Архитектура парралельных ЭВМ: Уч. пособие для ВУЗов, Мн, Университетское, 1989.
Путков Б. Н. и др. Электронные вычислительные устройства: Уч. пособие, Мн, Вышэйшая школа, 1981
Цифровые интегральные схемы: справочник / Богданович М.И. и др., Мн, Беларусь, 1991.
Тербер К. Дж. Архитектура высокопроизводительных систем, пер. с англ., М, Наука, 1985
Полупроводниковые БИС запоминающих устройств: справочник под ред. Горбунова А. Ю., М, Радио и связь, 1988
Самофалов К.Г., Луцкий Г. М. Основы теории многоуровневых конвеерных вычислительных систем, М, Радио и связь, 1989
Шпаковский Г. И. Организация парралельных ЭВМ и суперскалярных процессоров, Мн, Белгосуниверситет, 1996
Разделы пояснительной записки:
Введение
Разработка структурной схемы
Разработка функциональной схемы
Выбор и обоснование элементной базы
Разработка принципиальной схемы
Заключение
Объём записки 25-35 страниц
Перечень графического материала:
Схема структурная электрическая
Схема функциональная электрическая
Схемы принципиальная электрическая Формат каждого листа – А1